Cerita sederhana di atas, saya tidak tahu jika and a mempunyai pemahaman superficial tentang IC Layoutnow~~Well, saya menulis di sini, saya mahu memberikan beberapa pengalaman dan pengalaman perniagaan saya sendiri kepada rakan-rakan aspirin IC Layout.
Layout IC adalah kerja keras. Mungkin monitor anda adalah yang terbaik dalam syarikat, tetapi anda perlu menatapnya terus-menerus dan sengaja, setiap gerakan anda, setiap benang anda menarik, mesti ada saya sedang mencari peraturan berkaitan dengan cepat, dan saya tidak dapat memberitahu anda apa-apa. Walaupun akan ada proses pengesahan DRC/LVS, tetapi kadang-kadang anda membuat kesalahan kerana anda tidak melihat peraturan garis tertentu. Sudah lama! Jadi, jangan berani menjadi ceroboh sepanjang masa! Kami sering duduk dan sering ia biasanya 5 jam/sepanjang petang tanpa meninggalkan kerusi anda! Haha~ Didedikasikan? Jangan berani berlagak sombong, kadang-kadang kamu Bila saya melakukannya keras, saya lupa minum air dan pergi ke tandas ..
Layout IC adalah tugas yang memerlukan kesabaran. Tiada peluang bekerja, untuk beberapa masalah DRC/LVSUnverifiable ESD/Latch-up, and a perlu bergantung pada anda untuk terus memeriksa + mencegah + mengelakkan dalam projek.no. Bentangan adalah langkah terakhir dalam rantai desain untuk (topeng) pita keluar, dan ia juga adalah satu yang sangat kritikal.langkah. Selepas Bentangan selesai, hantar Pangkalan Data kepada pembuat topeng, dan pergi ke kilang selepas topeng dijana dTape out, Di mana harga membuat topeng sangat tinggi. Untuk setiap desain cip, biaya kurang dari lusin lapisan topeng berada di atas Millions of RMB. Oleh itu, jika filem pertama gagal, wang akan hilang. Jika ada masalah Bahagian Bentangan adalah kerana anda tidak sengaja terlepas sesuatu, anda... Jadi, berhati-hati dan bersabar Hati, tidak boleh bergerak, memegang beberapa cek sebelum tapeout untuk memastikan tiada apa yang salah sebelum tapeout!
Layout IC adalah kerja yang sangat stres: Ia juga disebut di atas bahawa topeng sangat mahal. Ralat aras rendah menyebabkan kehilangan yang tidak diperlukan. Tentu saja, tekanan sentiasa ada di tempat kerja, sering sendirian bertanggungjawab untuk projek, tetapi jadual sangat ketat, dan semua masalah perlu diselesaikan sendiri, dan and a mahu melakukannya sendiri (Kerana orang lain juga mungkin sangat sibuk, anda tidak boleh hanya meminta seseorang untuk membantu anda dalam kes masalah) begitu banyak kali, anda perlu menghabiskan banyak masa tidak bekerja anda pada kerja, dalam jadual yang ketat, To do your job well, you have to prevent unexpected events, such as a client request to change some system functions, and the schedule cannot be extended too long. Selepas Circuit Designer mengesahkan Schematic/netlist, Tiada banyak masa untuk menekan sisi bentangan, gugup! Banyak kali bekerja dalam keadaan stres! Stress, awak perlu belajar untuk menghadapinya! Kalau awak orang yang hebat, saya risau awak akan mundur selepas beberapa hari kerja.
Banyak terdahulu mengatakan bahawa rancangan bentangan adalah tugas yang paling artistik dalam Pasukan IC, rancangan bentangan juga adalah pautan yang paling terkait antara Pasukan dan proses. Sebuah jurutera bentangan yang hebat tidak perlu sering berkenalan dengan proses semikonduktor dan prinsipnya, berkenalan dengan perincian proses pembangunan, dan berkenaan dalam peraturan desain yang disediakan oleh buta kilang. Saya harap Engineer Bentangan kita tidak hanya tahu apa yang berlaku, tetapi juga tahu apa yang berlaku apabila melukis bentangan. Sudah tentu, inilah cara kita boleh tumbuh.
Yang di atas ialah cadangan kepada rakan-rakan yang ingin bekerja dalam bentangan IC. Ipcb juga menyediakan penghasil PCB dan teknologi penghasilan PCB.