다음은 PCB 표면 절연 저항(SIR) 측정에 관한 것입니다.
SIR (표면 절연 저항) 은 일반적으로 회로 기판의 신뢰성을 테스트하는 데 사용됩니다.이 방법은 인쇄회로기판(PCB)에서 패턴을 형성하기 위해 쌍의 전극을 교차시킨 다음 용접고를 인쇄하는 것입니다.)그리고 일정한 고온 고습 환경에서 일정한 장시간 테스트 (24H, 48H, 96H, 168H) 를 거쳐 일정한 편치 전압 (bias voltage) 을 연속적으로 가하여 선로 사이에 순간적인 단락이나 절연 고장이 존재하는지 관찰한다.
이 테스트는 또한 전자 부품의 전기 특성에 영향을 미치는 용접제 또는 기타 화학 물질이 PCB 표면에 잔류물이 있는지 관찰하는 데 도움이됩니다.일반적으로 이 방법을 사용하여 정적 표면 절연 저항(SIR)과 동적 이온 이동(ion migration)을 측정합니다.또한 CAF (전도 양극사) 로도 사용할 수 있습니다.광섬유 누출 현상) 테스트.
참고: CAF는 주로 용접제가 PCB 판의 흡습 및 유리 섬유의 표면 분리에 미치는 영향을 테스트하는 데 사용됩니다.
표면절연저항(SIR)은 오염물질이 부품의 신뢰성에 미치는 영향을 평가하는 데 널리 사용된다.SIR은 다른 방법에 비해 국지적인 오염을 감지할 수 있을 뿐만 아니라 이온과 비이온 오염물이 인쇄회로기판의 신뢰성에 미치는 영향도 측정할 수 있다.청결과 같은 다른 방법보다 훨씬 효과적입니다.테스트, 크롬산은 테스트...등) 효과적이고 편리합니다.
PCB 배선이 점점 더 밀집되고 용접점이 가까워지고 있기 때문에 이 실험은 용접고 용접제의 가용성 평가에 참고할 수도 있다.
빗모양의 회로, 빗모양의 회로는"다지"교체밀집회로도안으로서 판의 청결도와 록칠절연의 고압테스트에 사용할수 있다.
SIR 측정 표준: IPC-TM-650
★ ¼ SIR 실험의 테스트보드, 한 판에 네 쌍의 전극이 교차하여 연결되어 빗 모양 패턴 (pattern) 을 형성한다
PCB 임피던스 테스트
★ ¼ 일련의 SIR 실험, 그 중 한 쌍의 전극이 교차하여 빗 모양 패턴 (pattern) 으로 연결되어 큰 그림을 그린다
PCB 임피던스 테스트
SIR을 측정할 때는 용접고를 빗 패턴(pattern)에 인쇄한 다음 인쇄된 용접고의 SIR 테스트 보드에 수직으로 배치하고 환경 테스트 기계에 45~50VDC의 편향 전압을 추가하여 환경 테스트 조건은 다음과 같습니다.
85+/-2도 + 20% 상대 습도 3시간
최소 15분
85+/-2도 +85% RH 최소 1시간 후 50VDC 편압 시작
24시간 후 100VDC로 SIR 값 측정
24시간 후 100VDC를 사용하여 SIR 값 측정(총 48시간)
48시간 후 100VDC를 사용하여 SIR 값 측정(총 96시간)
– 96시간 후 100VDC를 사용하여 SIR 값 측정(총 168시간)
SIR의 변경 사항을 정기적으로 문서화합니다.