PCB 보드 설계는 중요하고 시간이 많이 걸리는 작업입니다.문제가 발생하면 PCB 엔지니어가 네트워크별로 전체 PCB 보드의 설계를 확인해야 합니다.PCB 보드 설계에 필요한 세심함은 칩 설계 못지않다고 할 수 있다.일반적인 PCB 보드 설계 프로세스는 다음 단계를 포함합니다. 처음 세 단계는 PCB 원리도 검사가 수동 프로세스이기 때문에 가장 많은 시간을 소비합니다.1000개 이상의 연결이 있는 SoC 보드를 상상해 보십시오.각 연결을 수동으로 확인하는 것은 지루한 작업입니다.사실 모든 연결을 검사하는 것은 거의 불가능하며, 이로 인해 잘못된 연결, 부동 노드 등과 같은 최종 PCB 보드에 문제가 발생할 수 있습니다.
일반적으로 PCB 다이어그램 캡처 단계에서는 APLLVDD 및 APLL_VDD 자본화 문제, 예를 들어 VDDE 및 VDDE, 맞춤법 오류, 신호 단락 문제 등의 밑줄 오류가 발생합니다. 이러한 오류를 방지하려면 몇 초 안에 전체 PCB 다이어그램을 검사하는 방법이 있어야 합니다.이 방법은 PCB 원리도 시뮬레이션을 통해 구현될 수 있지만 PCB 원리도 시뮬레이션은 현재 회로기판 설계 과정에서 거의 볼 수 없다.PCB 원리도 시뮬레이션을 통해 필요한 노드에서 최종 출력 결과를 관찰할 수 있기 때문에 모든 연결 문제를 자동으로 확인할 수 있다.다음은 프로젝트 예제를 통해 설명할 것입니다.일반적인 PCB 보드 프레임 다이어그램을 고려하십시오: 복잡한 PCB 보드 설계에서 컨덕터의 수는 수천 개에 달할 수 있으며 극히 일부의 변경은 많은 검사 시간을 낭비할 수 있습니다.원리도 시뮬레이션은 설계 시간을 절약할 뿐만 아니라 회로 기판의 품질을 향상시키고 전체 과정의 효율을 높일 수 있다.
전형적인 DUT에는 다음과 같은 신호가 있다. 피측부품은 일부 사전조정을 거친후 여러가지 신호가 있게 되며 전압조절기, 연산증폭기 등 여러가지 모듈이 있어 신호조정에 사용된다.전압 조절기에서 얻은 전원 신호를 고려한 예:
연결 관계를 검증하고 전체 검사를 하기 위해 원리도 시뮬레이션을 사용했다.원리도 시뮬레이션은 원리도 생성, 테스트 플랫폼 생성과 시뮬레이션 세 부분으로 구성된다.테스트 플랫폼을 만드는 과정에서 격려 신호를 필요한 입력 단자에 제공한 다음 관심 있는 신호점에서 출력 결과를 관찰한다.위의 절차는 관찰할 노드에 프로브를 연결하여 수행할 수 있습니다.노드 전압과 파형은 다이어그램에 오류가 있는지 여부를 나타낼 수 있습니다.모든 신호 연결이 자동으로 확인됩니다.시뮬레이션을 사용하면 결과를 직접 관찰하여 PCB 보드의 원리도가 정확한지 확인할 수 있습니다.또한 격려 신호나 소자 값을 자세히 조정함으로써 PCB 보드의 설계 변화도 연구할 수 있다.따라서 원리도 시뮬레이션은 회로기판 설계와 검측 인원에게 많은 시간을 절약하고 회로기판 설계의 정확성을 높일 수 있다.