Fabbricazione PCB di precisione, PCB ad alta frequenza, PCB ad alta velocità, PCB standard, PCB multistrato e assemblaggio PCB.
La fabbrica di servizi personalizzati PCB e PCBA più affidabile.
PCB Tecnico

PCB Tecnico - Introduzione alle fasi di progettazione EMI PCB

PCB Tecnico

PCB Tecnico - Introduzione alle fasi di progettazione EMI PCB

Introduzione alle fasi di progettazione EMI PCB

2021-11-01
View:396
Author:Downs

Fasi di progettazione EMI PCB

1. Elaborazione di energia IC

1.1) Assicurarsi che ogni PIN di alimentazione IC abbia un condensatore di disaccoppiamento 0.1UF. Per BGA CHIP, ci sono 8 condensatori di 0.1UF e 0.01UF nei quattro angoli del BGA. Prestare particolare attenzione all'aggiunta di condensatori filtranti, come VTT, per l'alimentazione della traccia. Ciò ha un impatto non solo sulla stabilità, ma ha anche un grande impatto sull'IME.

2 Gestione della linea dell'orologio

2.1) Si consiglia di eseguire prima la linea dell'orologio.

2.2) Per le linee di clock con una frequenza maggiore o uguale a 66M, il numero di vias per linea non deve superare 2 e la media non deve superare 1,5.

2.3) Per le linee di clock con una frequenza inferiore a 66M, il numero di vias per linea non deve superare 3 e la media non deve superare 2.5

2.4) Per le linee di clock più lunghe di 12 pollici, se la frequenza è maggiore di 20M, il numero di vias non deve superare 2.

scheda pcb

2.5) Se la linea dell'orologio ha un foro passante, aggiungere un condensatore di bypass tra il secondo strato (strato di terra) e il terzo strato (strato di potenza) nella posizione adiacente del foro passante per assicurarsi che lo strato di riferimento sia cambiato dopo che la linea dell'orologio è cambiata. Il ciclo della corrente ad alta frequenza (strato adiacente) è continuo. Lo strato di potenza in cui si trova il condensatore bypass deve essere lo strato di potenza attraverso il quale passa la via ed essere il più vicino possibile alla via. La distanza massima tra il condensatore bypass e la via non dovrebbe superare 300MIL.

2.6) In linea di principio, tutte le linee dell'orologio non possono passare attraverso le isole. Ecco quattro scenari per attraversare l'isola.

2.6.1) L'isola trasversale appare tra l'isola del potere e l'isola del potere. In questo momento, la linea dell'orologio è instradata sul retro del quarto strato, il terzo strato (strato di potenza) ha due isole di potenza, e il quarto strato deve attraversare queste due isole.

2.6.2) Tra l'isola di potenza e l'isola di terra appare la traversa dell'isola. In questo momento, la linea dell'orologio è instradata sul retro del quarto strato, e c'è un'isola di terra al centro di un'isola di potenza sul terzo strato (strato di potenza), e il quarto strato deve attraversare queste due isole.

2.6.3) Il cross-island compare tra l'isola terrestre e gli strati. In questo momento, la linea dell'orologio è instradata sul primo strato e c'è un'isola di terra al centro del secondo strato (strato di terra), e il cablaggio del primo strato deve attraversare l'isola di terra, che è equivalente alla linea di terra interrotta.

2.6.4) Non c'è rame sotto la linea dell'orologio. Se le condizioni sono limitate, è impossibile non attraversare l'isola, assicurarsi che la linea dell'orologio con una frequenza maggiore o uguale a 66M non attraversi l'isola. Se la linea dell'orologio con una frequenza inferiore a 66M attraversa l'isola, è necessario aggiungere un condensatore di disaccoppiamento per formare un percorso a specchio. Posizionare un condensatore 0.1UF tra le due isole di potenza e vicino alla linea dell'orologio attraverso l'isola.

2.7) Di fronte alla scelta di due vie e una attraverso l'isola, scegliere una attraverso l'isola.

2.8) La linea dell'orologio dovrebbe essere più di 500 MIL di distanza dal bordo del bordo laterale I/O e non correre lungo la linea I/O. Se non è possibile, la distanza tra la linea di clock e la linea di porta I/O dovrebbe essere maggiore di 50MIL.

2.9) Quando la linea dell'orologio è sul quarto strato, lo strato di riferimento (piano di potenza) della linea dell'orologio dovrebbe cercare di fornire energia al piano di potenza dell'orologio. Meno orologi si riferiscono ad altri piani di potenza, meglio è. Inoltre, la frequenza è maggiore o uguale a 66M Il piano di potenza di riferimento della linea di clock deve essere un piano di potenza 3,3V.

2.10) La spaziatura della linea dell'orologio dovrebbe essere maggiore di 25MIL.

2.11) La linea in entrata e in uscita dovrebbe essere il più possibile quando la linea di clock è collegata.

2.12) Quando la linea dell'orologio è collegata a BGA e ad altri dispositivi, se la linea dell'orologio cambia livelli, cercare di evitare vias sotto il BGA.

2.13) Prestare attenzione a ogni segnale di clock, non ignorare alcun orologio, incluso AC_BITCLK di AUDIO CODEC, in particolare FS3-FS0. Anche se non è un orologio dal nome, in realtà è un orologio, quindi fate attenzione.

2.14) Le resistenze pull-up e pull-down del chip dell'orologio dovrebbero essere il più vicino possibile al chip dell'orologio.

3. Trasformazione dei porti I/O

3.1) Ogni porta I/O tra cui PS/2, USB, LPT, COM, SPEAK OUT, GAME è divisa in una terra, la più sinistra e la più destra sono collegati al suolo digitale e la larghezza non è inferiore a 200 MIL o tre vias. Non connettersi con altri luoghi. Collegato digitalmente.

3.2) Se la porta COM2 è pin-type, dovrebbe essere il più vicino possibile alla terra I/O.

3.3) Il dispositivo EMI del circuito I/O è il più vicino possibile allo SHIELD I/O.

3.4) Lo strato di potenza e lo strato di terra alla porta I/O sono isolati separatamente, e gli strati inferiore e superiore dovrebbero essere posati a terra, e il segnale non è permesso passare attraverso l'isola (la linea del segnale è direttamente tirata fuori dal porto e il porto I/O non è instradato per una lunga distanza) .

4. Alcune note

A. L'ingegnere di progettazione deve rigorosamente rispettare le specifiche di progettazione EMI PCB. L'ingegnere EMI ha il diritto di ispezionare. Se la specifica di progettazione EMI PCB è violata e il FAIL della prova EMI è causato, la responsabilità è a carico del progettista.

B. L'ingegnere EMI è responsabile delle specifiche di progettazione e rispetta rigorosamente le specifiche di progettazione EMI PCB, ma ancora EMI prova FAIL. L'ingegnere EMI è responsabile di fornire soluzioni e riassumerle nelle specifiche di progettazione EMI PCB.

C. L'ingegnere EMI è responsabile della prova EMI di ogni porta periferica e la prova non deve essere persa.

D. Ogni ingegnere di progettazione ha il diritto di suggerire e mettere in discussione le specifiche di progettazione. Gli ingegneri EMI sono responsabili di rispondere alle domande e aggiungere specifiche progettuali ai suggerimenti dei progettisti dopo essere stati verificati attraverso esperimenti.

E. Gli ingegneri EMI sono responsabili della riduzione del costo della progettazione EMI PCB e della riduzione del numero di perle magnetiche utilizzate.