Fabricant et Assemblage des cartes électroniques ultra-précis, PCB haute-fréquence, PCB haute-vitesse, et PCB standard ou PCB multi-couches.
On fournit un service PCB&PCBA personnalisé et très fiable pour tout vos projets.
L'actualité PCB

L'actualité PCB - DDR2 PCB Layout résumé de l'excellente expérience

L'actualité PCB

L'actualité PCB - DDR2 PCB Layout résumé de l'excellente expérience

DDR2 PCB Layout résumé de l'excellente expérience

2021-10-21
View:487
Author:Kavie

Empilement PCB: pour les panneaux à six couches, l'empilement général est top, GNd, singnal2, singnal3, Power et bottom. En général, il est préférable d'utiliser GNd comme plan de référence pour le signal. L'impédance d'une trace est déterminée par la largeur de la trace, l'épaisseur de la Feuille de cuivre de la trace, la distance de la trace au plan de référence, l'épaisseur de la Feuille de cuivre du plan de référence et le matériau diélectrique de la plaque. La conception du PCB doit être conforme aux exigences de conception d'impédance de la pile de configuration du fabricant du CPU. Le plancher Le logiciel de conception de PCB universel peut également calculer l'impédance. Après avoir trouvé un fabricant de PCB et de comprendre le matériau de l'épaisseur diélectrique de la feuille, vous pouvez concevoir l'empilement et la largeur de ligne vous - même. Le signal d'adresse / commande et le signal de commande peuvent utiliser une tension de fonctionnement de la mémoire de 1,8 V comme plan de référence. Mais il faut se référer à un plan dynamique complet.

Carte de circuit imprimé


Contrôle de la longueur de suivi: pour les signaux haute fréquence tels que DDR2, la longueur de suivi doit être calculée au cœur du CPU, ce qui introduit un concept appelé longueur d'encapsulation. Graver une tranche de silicium en un cœur de CPU par des méthodes physiques et chimiques, puis encapsuler le cœur de CPU sur un petit substrat PCB est devenu notre CPU commun. La longueur des pistes allant des broches de cette petite carte PCB au cœur du CPU est appelée longueur d'encapsulation, également appelée retard pin. La longueur d'horloge à la mémoire de la même colonne doit être contrôlée à plus ou moins 5 mils. La longueur de toutes les traces d'un même groupe de données doit être contrôlée à plus ou moins 20 mils du signal de sélection de données dqs. La longueur peut être différente entre les différents groupes de données, mais doit être contrôlée à plus ou moins 500 mils du signal d'horloge. Le contrôle de la longueur du signal de groupe d'adresses / commandes n'est pas particulièrement strict. L'Intel Atom N450 doit contrôler le signal d'horloge entre - 500 mils et + 1000 mils. C'est - à - dire que la différence entre le signal le plus long et le signal le plus court peut être de 1500mil, mais il est préférable de réduire autant que possible la différence de longueur du signal lors du câblage. Il n'y a pas de problème lorsque les longueurs de signal de ces groupes sont exactement égales lors du câblage, mais cela prend beaucoup d'espace PCB et prend beaucoup de temps. Si la longueur du signal d'adresse / commande dépasse plusieurs milliers de mils du signal d'horloge, un ajustement doit être effectué dans le firmware du BIOS. Le contrôle est dans les limites des exigences du CPU. Lorsque la mémoire embarquée est requise, il suffit de configurer la mémoire SPD. Les exigences de contrôle de longueur de signal de groupe de contrôle sont similaires aux exigences de signal de groupe d'adresse / commande. Il doit être conçu selon les exigences du fabricant du CPU. Intel Atom N450 nécessite de contrôler le signal d'horloge entre 0mil et 1000mil. Espacement des traces: en général, le câblage doit être effectué selon le principe 3W, c'est - à - dire que les lignes sur le même plan sont espacées de 3 fois la largeur des lignes. Mais ce n'est pas obligatoire, les exigences d'Intel sont relativement faibles. Typiquement, l'intervalle des traces de zigzag peut être de 16 à 20 mils et peut être porté à 30 mils pour un signal d'horloge. La distance entre les différents groupes de signaux doit être convenablement élargie et peut être supérieure à 20 mils, et la distance entre les signaux du Groupe adresse / commande et du groupe contrôle peut être inférieure à 8 mils. La distance entre les zones de sortie BGA peut être petite, après le câblage du câble doit être câblé selon les exigences de conception du CPU. Autre câblage d'alimentation: une ligne de 20mil peut être utilisée pour les traces vref, chaque appareil doit ajouter un condensateur de 0,1uf. La trace VTT doit être supérieure à 135mil, toutes les quatre résistances doivent être connectées à un condensateur de 0,1uf et les deux extrémités doivent être connectées à un condensateur de 10uf. Les signaux point à multipoint, tels que les signaux d'adresse / commande, les signaux de commande et les signaux d'horloge, doivent être câblés en forme de "t", c'est - à - dire que la puce doit être câblée vers le haut, puis ramifiée, et la longueur doit répondre aux exigences de conception du CPU.