Fabricación de PCB de precisión, PCB de alta frecuencia, PCB multicapa y montaje de PCB.
Es la fábrica de servicios personalizados más confiable de PCB y PCBA.
Tecnología de PCB

Tecnología de PCB - Introducción a la disputa de autobuses en el mantenimiento de PCB

Tecnología de PCB

Tecnología de PCB - Introducción a la disputa de autobuses en el mantenimiento de PCB

Introducción a la disputa de autobuses en el mantenimiento de PCB

2021-11-06
View:672
Author:Downs

Cuando se realiza una prueba funcional en línea en un dispositivo de bus PCB (como 74245), la prueba falla porque su pin de entrada / salida bidireccional puede verse afectado por otros dispositivos conectados a él a través del bus. Después de que la placa medida esté electrificada, el dispositivo de bus puede estar activado, por lo que su pin de salida / entrada no está en un Estado de alta resistencia de tres Estados. Cuando se produce una disputa de bus en el equipo de bus de prueba, la ventana de resultados de prueba. Para eliminar el impacto de la disputa de autobuses y pasar la prueba del chip de prueba, el usuario debe aislar el equipo de autobuses relevante.

Los resultados de la prueba mostraron que los pines 3, 4 y 9 del 74245 no se voltearon y la prueba falló. En este momento, el usuario debe comprobar la resistencia dinámica de cada pin del chip desde el Estado del PIN para determinar si hay un cortocircuito al suelo o un pin con una resistencia muy baja al suelo (menos de 5 ohm). Desde la imagen de la esquina superior derecha se puede notar que la resistencia al suelo de los pines 11, 16 y 17 es de unos 290 ohm, y la resistencia al suelo de los otros pines de salida e entrada está entre 17 - 23 ohm. El primero indica que el pin está en un Estado lógico alto, mientras que el segundo indica que el pin está en un Estado lógico bajo. El segundo pin pasó la prueba y no se vio afectado por la disputa del bus, ya que su pin de salida puede soportar el efecto desplegable del dispositivo conectado.

El usuario debe ser capaz de distinguir si el fracaso de la prueba es causado por una disputa de bus o por una función dañada del dispositivo. En este caso, la razón del fracaso de la prueba es la disputa del bus. Para probar completamente el dispositivo, el usuario debe aislar el dispositivo de bus relevante y mantener su pin de salida en un Estado de alta resistencia sin afectar al dispositivo probado.

Cuando el tercer pin del chip se utiliza como pin de salida, se tira hacia abajo del chip conectado y no se puede voltear. Cuando el pin 3 se utiliza como pin de entrada, debido a que la corriente máxima de conducción del qt200 es de 650ma, incluso si el pin 3 es retirado por otros chips, el qt200 todavía puede tirar del pin 3 a un alto potencial, por lo que puede probar el pin 17. Si la función del chip está dañada, no se puede pasar la prueba de salida del pin 17 en este momento.

Placa de circuito

El resultado real de la prueba es que la prueba de salida del 17º pin ha pasado, obviamente no es una función dañada del chip, sino un problema de disputa de autobuses.

¿¿ cómo determinar qué chip causará la disputa del bus de PCB y debe aislarse?

Si el usuario tiene un esquema del Circuito de la placa medida, primero descubra todos los demás chips de autobús conectados al chip probado. Por lo general, los chips de autobús en el circuito se pueden dividir en las siguientes tres categorías:

A. los terminales habilitantes están conectados a los terminales de salida de otros chips;

B. terminales habilitantes que conectan dos o más chips de bus;

C. permitir que los terminales se conecten directamente al suelo o a la fuente de alimentación + 5v.

Para el primer tipo de chip de autobús, se debe establecer un aislamiento para cada terminal habilitante estableciendo el nivel lógico correspondiente (de fc0 a fc7) en el canal de cable volador del qt200, y luego se debe conectar a estos terminales habilitantes por separado; Para el segundo tipo de chip de autobús, solo se proporciona un canal de aislamiento, que está conectado al terminal habilitante de uno de los chips; Para el tercer tipo de chip de bus, la configuración de aislamiento no se puede realizar directamente porque el canal de aislamiento no puede lograr una conducción inversa en su terminal habilitante. El principio general de procesamiento es configurar primero los dos primeros tipos de chips de autobús para ver si los resultados de la prueba del chip probado son satisfactorios (es decir, se puede juzgar la calidad del chip a partir de los resultados), y si es así, no se considera el aislamiento del tercer tipo de chips de autobús; Si todavía no está satisfecho, tome medidas para aislar el chip de autobús de tercera clase. Por lo general, el método de Corte se utiliza para desconectar los terminales habilitantes de la fuente de alimentación de tierra o + 5v y luego aislarlos.

Vuelva a probar el chip después de configurar el punto de aislamiento. Si la prueba pasa, se eliminan los canales de aislamiento establecidos uno por uno y luego se vuelve a probar. Cuando la prueba falla, el chip de bus cuya configuración de aislamiento se elimina es el chip que genera la disputa de bus. Reconectar el canal de aislamiento del CHIP y continuar revisando otros chips de bus no identificados de acuerdo con el método anterior. Hasta que finalmente se descubran todos los chips de bus que necesitan ser aislados (en modo de aprendizaje de tablero, activar el cuaderno de notas, registrar qué chips necesitan ser aislados para probar qué chips de bus, esto ayudará mucho a reparar el tablero dañado).

Si el usuario no tiene un diagrama de circuito, puede usar la prueba de escaneo en el método de prueba qsm / VI para encontrar otros chips de autobús conectados al chip probado. El método específico es: entrar directamente en la ventana de prueba qsm / VI interactiva desde el modo de prueba icft, personalizar el nombre del chip a probar, establecer el número de pin a 40, establecer la frecuencia de medición a 312hz y utilizar el cable qt200 para el seguimiento del circuito (hay dos pinzas de pin a 20), Conecte el JIG 1 al chip de bus probado funcionalmente (el primer pin del JIG se enfrenta al primer pin del chip), conecte el JIG 2 a cualquier otro chip de bus en la placa probada y comience a escanear la prueba. Si hay una conexión entre los dos chips, se mostrará en una ventana de la pantalla. Entre ellos, el pin 1 - 20 indica el chip conectado a la pinza 1, y el pin 21 - 40 indica el chip conectado al dispositivo de fijación 2. Si el quinto y el trigésimo quinto pin de la ventana están marcados con el símbolo l1, significa que el quinto pin del primer chip está conectado al decimoquinto pin del segundo chip.

¿¿ cómo utilizar la función de osciloscopio digital del sistema para juzgar la calidad del equipo de bus?

Al probar un dispositivo de bus, si no se puede juzgar la calidad del dispositivo a través del aislamiento, se puede probar con la última función del osciloscopio digital (dso) del sistema. Los métodos básicos de operación son los siguientes:

Los cristales reconectados a los PCB en prueba hacen que la placa de circuito tenga un funcionamiento normal del reloj.

Conecte la sonda de prueba al canal adecuado (nota: para diferentes versiones del software del sistema, el canal de sonda seleccionado es diferente)

Presione la tecla dso en la barra de herramientas de la ventana de prueba para activar el modo de alcance digital.

Encender la fuente de alimentación para probar el tablero de PCB

Conecte la sonda a su vez a los diferentes Pines del dispositivo de bus probado, y puede ver la señal real del pin probado en la pantalla. Si la señal cambia de alto a bajo, significa que el pin funciona normalmente. Si el potencial de señal se fija entre 2v y 1,8v, se debe prestar especial atención al pin. Esto puede deberse a un daño en la función del pin o a que el PIN es un pin de salida en un circuito abierto. En este momento, se puede detectar el chip 7404 cerca del cristal, ya que este chip se utiliza a menudo en circuitos de reloj. Para probar el pin de salida del 7404 con una sonda, debe haber una señal de forma de onda. Si no, verifique si la fuente de alimentación del tablero de PCB probado es normal y si el cristal está dañado. Tenga en cuenta que el osciloscopio debe seleccionar una resistencia de 100k al detectar la señal del reloj para evitar el impacto en el circuito del Oscilador de cristal.

Para detectar si el pin está flotando, la resistencia del osciloscopio se puede seleccionar en 10k. Si el PIN es realmente flotante (su resistencia es superior a 1 megaohm), entonces cuando la sonda toca el pin, la resistencia de 10K tirará del pin a un nivel bajo. Si el pin no está flotante, sino que tiene un nivel fijo, la sonda no lo baja. Por lo tanto, se puede juzgar el estado real de los pines de pcb.