Fabricación de PCB de precisión, PCB de alta frecuencia, PCB multicapa y montaje de PCB.
Es la fábrica de servicios personalizados más confiable de PCB y PCBA.
Tecnología de PCB

Tecnología de PCB - Método de diseño de PCB para señales de alta velocidad DDR

Tecnología de PCB

Tecnología de PCB - Método de diseño de PCB para señales de alta velocidad DDR

Método de diseño de PCB para señales de alta velocidad DDR

2021-11-03
View:429
Author:Downs

Con el rápido desarrollo de la industria de semiconductores, cada vez más dispositivos de encapsulamiento de alta velocidad, alta función y alta precisión se utilizan en el diseño de sistemas de sonido automotriz moderno, especialmente en sistemas de navegación electrónica que utilizan DdR de alta velocidad con una frecuencia de más de 200 mhz, los diseñadores de PCB necesitan lograr una coincidencia de tiempo estricta para lograr los objetivos de diseño. Las reglas de diseño si y de interferencia electromagnética (emi) satisfacen la integridad de la señal de la forma de onda. Este artículo toma ddr200 como ejemplo e introduce el método de diseño de PCB de DDR de alta velocidad en el sistema de navegación electrónica de audio automotriz.

A finales de la década de 1960, el audio del automóvil con una sola función de radio comenzó a aplicarse al automóvil. Con el avance de la tecnología electrónica moderna, el sonido del automóvil también ha ido acompañado del desarrollo de productos diversificados como reproductores de CD de un solo disco, combinaciones de CD de varios discos, amplificadores, altavoces y altavoces de bajo, apoyados por la calidad, la tecnología, las funciones y los efectos de sonido. Área de sistemas multimedia. Especialmente desde principios del siglo xxi, con el advenimiento de la era del DVD y el desarrollo exitoso de software y hardware de navegación por satélite gps, el diseño electrónico automotriz se ha introducido en la dirección de desarrollo de funciones intensivas como dvd, navegación, video de marcha atrás y televisión.

Placa de circuito

Entretenimiento y otras funciones. A medida que las funciones de los productos de sonido automotriz continúan mejorando, también plantea desafíos sin precedentes para los diseñadores de sistemas: con el aumento de la frecuencia de trabajo del reloj del equipo, los equipos más avanzados se pueden utilizar para diseñar productos de alto rendimiento de manera eficiente y rápida.

En el pasado, en el diseño de sistemas de audio automotriz, la frecuencia de reloj más alta en los PCB ya era muy alta, entre 30 y 50 mhz, pero ahora la mayoría de los PCB tienen una frecuencia de reloj superior a 100 mhz, y algunos incluso alcanzan el orden de magnitud de ghz. Por lo tanto, los métodos tradicionales de diseño en serie impulsados por la tabla de red ya no pueden cumplir con los requisitos de diseño actuales. Ahora es necesario adoptar conceptos y métodos de diseño actualizados. Diseñar un proceso paralelo en el que todos los enlaces se consideren en paralelo. En otras palabras, se han cambiado los requisitos y restricciones de diseño que en el pasado solo se consideraban en la etapa de diseño y cableado de pcb, se ha prestado suficiente atención y evaluación en la etapa de diseño de esquemas y se ha analizado la selección de componentes clave en las primeras etapas del diseño para concebir el diseño de líneas de Red clave. La estructura topológica, la terminación y la configuración de la red de coincidencia, y tener plenamente en cuenta la estructura de apilamiento de PCB antes de comenzar el cableado, reducir la conversación cruzada entre las señales y garantizar la integridad de la fuente de alimentación y los factores de tiempo.

Este artículo presenta principalmente ddr200 de alta velocidad para sistemas de navegación de audio automotriz. Bajo la Guía de la teoría básica y la experiencia profesional de diseño de circuitos de alta velocidad, se utiliza el método de diseño de PCB para garantizar la integridad de la señal.

¿¿ qué es el programa de desmovilización y sus principios básicos de funcionamiento?

DDR sdram, comúnmente conocido como ddr. DDR SDRAM es una memoria de acceso aleatorio dinámico síncrona de doble velocidad.

La memoria DDR se desarrolla sobre la base de la memoria sdram. SDRAM transmite datos solo una vez en un ciclo de reloj, que transmite datos en un ciclo ascendente del reloj; Aunque la memoria DDR transmite datos dos veces durante el ciclo del reloj, puede transmitir datos una vez durante el período ascendente y descendente del reloj. Por lo tanto, se llama memoria de acceso aleatorio dinámico síncrona de doble velocidad. La memoria DDR puede duplicar la velocidad de transmisión de datos a la misma frecuencia de bus que sdram.

CLK ¿ tiene la fase opuesta al reloj CLK normal y forma una señal de reloj diferencial. La transmisión de datos se realiza en la intersección de CLK y CLK ¿ es decir, los datos se desencadenan tanto en el borde ascendente como en el borde descendente de CLK (que es exactamente el borde ascendente de clk), logrando así una transmisión de doble velocidad.

Dqs (dq select, data Selection pulse) es una función importante en ddrsdram, que se utiliza principalmente para distinguir con precisión cada ciclo de transmisión dentro del ciclo del reloj y leer los datos DQ correspondientes con dqs en el extremo receptor.

El dqs es válido tanto en el borde ascendente como en el borde descendente, y se genera al mismo tiempo que la señal de datos. Tanto dqs como DQ son señales de tres Estados para la transmisión bidireccional. Durante la operación de lectura, el borde de la señal dqs se alinea cronológicamente con el borde de la señal dq, y durante la operación de escritura, el borde de la señal dqs se alinea cronológicamente con el Centro de la señal dq.

Tomando como ejemplo el mapa de tiempo de operación de lectura DDR sdram, se explica el principio de control de dqs:

1. cuando no hay salida de datos, dqs está en un nivel de alta resistencia.

2. después de recibir la orden read, la señal dqs se convierte en baja resistencia y un ciclo antes del tiempo de salida de los datos.

La señal 3.d q s se produce al mismo tiempo que la señal de datos en la intersección de CLK y clk, y la frecuencia es la misma que la frecuencia de clk.

4. la señal dqs continúa hasta el final del pulso de lectura y luego vuelve al alto nivel de resistencia después del final.

2 especificaciones básicas

Especificaciones básicas de DDR sdram.

3 método de diseño de PCB de ddr200