Mengapa PCB kelajuan tinggi memerlukan kawat panjang sama? Tetingkap penciptaan dan penyelamatan yang berkesan bagi isyarat kelajuan tinggi adalah relatif kecil. Untuk menyimpan data dan isyarat kawalan dalam tetingkap yang berkesan, perbezaan dalam panjang jejak antara data, jam atau data, dan antara isyarat kawalan adalah sangat kecil. Perbezaan khusus yang boleh dibenarkan boleh dicapai dengan menghitung lambat masa. Sebenarnya, secara umum, isyarat logik urutan mesti memenuhi masa setup dan memegang masa dan mempunyai margin tertentu. Selama syarat ini dipenuhi, isyarat mungkin tidak sama dengan panjang. Namun, situasi sebenarnya ialah bahawa bagi isyarat kelajuan tinggi (seperti DDR2, DDR3, FSB), mustahil untuk mengetahui sama ada masa memenuhi masa setup dan memegang keperluan masa semasa desain (terdapat terlalu banyak faktor pengaruh, termasuk kabel dalaman dan kapasitasi cip). Perbezaan lambat disebabkan oleh muatan mesti dianggap, ia sukar untuk menilai nilai sebenar melalui pengiraan), peranti lambat boleh dikawal mesti ditetapkan dalam cip (lambat dikawal oleh daftar), dan kemudian nilai daftar diimbas untuk cuba pelbagai lambat. Dan dengan memperhatikan isyarat (melihat bentuk gelombang secara langsung, dan mengukur setup dan memegang masa) untuk menentukan nilai lambat untuk memenuhi masa setup dan memegang keperluan masa. Namun, jenis isyarat yang sama biasanya hanya dilihat untuk satu atau beberapa garis isyarat. Untuk membuat semua isyarat memenuhi keperluan masa, perlu nyatakan bahawa jenis yang sama garis isyarat semua sama dalam panjang.
Yang di atas adalah isyarat selari kelajuan tinggi. Untuk isyarat berantai kelajuan tinggi, jika ia ditanda, jam dan data berantai juga mesti memenuhi peraturan setup dan memegang masa, jadi panjang juga mesti dikawal. Walaupun beberapa isyarat siri kelajuan tinggi mempunyai jam, jam ini tidak digunakan untuk mengunci data tetapi jam rujukan dengan frekuensi yang lebih rendah. Kemudian skew data dan jam dan data diantara saluran berbilang boleh jauh lebih longgar, dan tidak perlu menunggu dengan ketat. Panjang, kerana cip penerima boleh mencari bit permulaan setiap saluran dengan betul dan guna pendaraban frekuensi PLL dan perubahan fasa untuk mengunci data. Contohnya, bagi isyarat TMDS, pasangan perbezaan data berantai mesti sama dengan panjang, tetapi skew diantara data adalah bersantai ke +/-20% daripada kitar jam. Bagaimanapun, untuk menghindari masalah yang tidak diperlukan, secara umum, isyarat berantai seperti TMDS dan PCI-E mesti mempunyai panjang sama antara saluran, tetapi penyelesaian yang dibenarkan boleh relatif besar, seperti 200ps atau lebih.
Pabrik kita berada di China. Selama beberapa dekade, Shenzhen telah dikenali sebagai pusat penelitian dan pembuatan elektronik di dunia. Fabrik PCB dan laman web kami telah disetujui oleh kerajaan China, jadi anda boleh melewatkan orang tengah dan membeli produk di laman web kami dengan kepercayaan. Kerana kita adalah kilang langsung, inilah sebabnya 100% pelanggan lama kita terus membeli pada iPCB. Tiada permintaan minimum Anda boleh memesan sebanyak 1 PCB daripada kami. Kami tidak akan memaksa anda untuk membeli perkara yang anda benar-benar tidak perlu untuk menyimpan wang. DFM percuma Sebelum anda membayar dengan cara yang paling tepat waktu, semua arahan anda akan menerima perkhidmatan pemeriksaan dokumen teknikal percuma oleh pegawai profesional dan teknikal kami yang terlatih dengan baik.