현재 고주파 고속 PCB 설계가 주류를 이루고 있어 모든 PCB 배치 엔지니어가 정통해야 한다.다음으로 반르미는 여러분들과 일부 하드웨어전문가들이 고주파고속PCB회로면에서의 설계경험을 공유하게 되는데 여러분들에게 도움이 되기를 바랍니다.
1.어떻게 고주파 방해를 피할 수 있습니까?
고주파 교란을 피하는 기본 사상은 고주파 신호의 전자장 교란을 최대한 줄이는 것이다. 이것이 바로 직렬 교란이다.고속 신호와 아날로그 신호 사이의 거리를 늘리거나 아날로그 신호 옆에 접지 보호 / 분류선을 추가할 수 있습니다.디지털 접지가 아날로그 접지에 대한 소음 방해에도 주의해야 한다.
2.고속 PCB 설계 원리도를 설계할 때 임피던스 일치를 어떻게 고려합니까?
임피던스 일치는 고속 PCB 회로를 설계할 때 설계 요소 중 하나입니다.임피던스 값은 테이블 레이어(마이크로밴드) 또는 내부 레이어(밴드/더블밴드) 보행, 참조 레이어(전원 레이어 또는 접지층)와의 거리, 케이블 폭, PCB 재료 등과 같은 경로설정 방법과 절대적인 관계가 있습니다. 둘 다 흔적선의 특성 임피던스 값에 영향을 줍니다.즉, 임피던스 값은 경로설정 후에만 결정됩니다.일반적으로 에뮬레이션 소프트웨어는 회로 모델이나 사용되는 수학 알고리즘의 제한으로 인해 일부 임피던스 불연속 경로설정 조건을 고려할 수 없습니다.이때 원리도에는 직렬저항과 같은 일부 단말기 (단말기) 만 보존할수 있다.흔적선의 저항이 불연속적인 영향을 경감시키다.이 문제의 진정한 해결 방안은 배선할 때 가능한 한 임피던스가 연속되지 않도록 하는 것이다.
3. 고속 PCB 설계에서 설계자는 어떤 측면에서 EMC 와 EMI 규칙을 고려해야 합니까?
일반적으로 EMI/EMC 설계는 방사선과 전도 두 가지 측면을 모두 고려해야 합니다.전자는 높은 주파수 부분 (<30MHz), 후자는 낮은 주파수 부분 (<30MHz) 에 속한다.그래서 고주파에만 집중하고 저주파 부분을 무시해서는 안 된다.양호한 EMI/EMC 설계는 레이아웃을 시작할 때 부품의 위치, PCB 스태킹 배열, 중요한 연결 방법, 부품 선택 등을 고려해야 합니다.만약 사전에 더 좋은 안배가 없다면 나중에 해결할 것이다.결과적으로 적은 비용으로 더 많은 비용을 절감할 수 있습니다.예를 들어, 클럭 발생기의 위치는 외부 커넥터에 가능한 가까이 있어서는 안 됩니다.고속 신호는 가능한 한 많은 내층에 도달해야 한다.특성 임피던스 일치와 참조 레이어의 연속성에 주의하여 반사를 줄입니다.장치가 추진하는 신호의 변환 속도는 높이를 낮추기 위해 가능한 한 작아야 한다.주파수 분량, 디커플링 / 바이패스 콘덴서를 선택할 때 주파수 응답이 출력 평면 소음을 낮추는 요구에 부합하는지 주의해야 한다.또한 고주파 신호 전류의 반환 경로를 주의하여 루프 면적을 가능한 한 작게 (즉, 루프 임피던스는 가능한 한 작게) 하여 방사능을 줄여야 한다.지면도 고주파 소음의 범위를 제어하기 위해 구분할 수 있다.마지막으로 PCB와 케이스 사이의 섀시 접지를 올바르게 선택합니다.
4. PCB 보드를 어떻게 선택합니까?
PCB 보드의 선택은 설계 요구 사항 충족과 대규모 생산 및 비용 사이의 균형을 이루어야 합니다.설계 요구 사항에는 전기 및 기계 부분이 포함됩니다.일반적으로 이 재료 문제는 매우 빠른 PCB 보드 (주파수가 GHz보다 큼) 를 설계할 때 더 중요합니다.예를 들어, 일반적으로 사용되는 FR-4 재료는 몇 GHz의 주파수에서 매개 전기 손실이 신호 감쇠에 큰 영향을 미치며 적합하지 않을 수 있습니다.전기학적으로 말하자면, 개전 상수와 개전 손실이 설계 주파수에 적합한지 주의해야 한다.
5. 큰 비용 부담 없이 EMC 요구 사항을 최대한 충족하려면 어떻게 해야 합니까?
EMC로 인해 PCB 회로 기판이 증가하는 비용은 일반적으로 차폐 효과를 강화하기 위해 접지층의 수를 늘리고 페로브스카이트 자기구슬, 압류권 및 기타 고주파 고조파 억제 장치를 추가했기 때문입니다.또한 일반적으로 전체 시스템이 EMC 요구 사항을 통과하도록 다른 기관에서 차폐 구조를 일치시켜야 합니다.