1. 원리도에서 흔히 볼 수 있는 오류:
(1) ERC 보고서 핀에 액세스 신호가 없음
a. 패키지를 생성할 때 핀에 대한 I/O 속성 정의
b. 부품을 생성하거나 배치할 때 일치하지 않는 격자선 속성을 수정하고 접점과 선이 연결되지 않음
c. 부품을 생성할 때 끝 번호 방향이 반대이므로 비끝 번호 이름 끝을 연결해야 합니다.
(2) 구성 요소가 그래픽 경계를 초과했습니다. 구성 요소 라이브러리의 차트 용지 중심에 구성 요소가 생성되지 않았습니다.
(3) 생성된 프로젝트 파일의 네트워크 테이블은 PCB만 부분적으로 가져올 수 있습니다. 네트워크 테이블을 생성할 때 전역을 선택하지 않습니다.
(4) 자신이 생성한 다중 부품 부품을 사용할 때는 주석을 사용하지 마십시오.
2. PCB 보드의 일반적인 오류:
(1) 네트워크를 로드할 때 NODE를 찾을 수 없는 것으로 보고되었습니다.
a. 원리도의 구성 요소에 사용된 패키지는 PCB 라이브러리에 없습니다.
b. 원리도의 컴포넌트는 PCB 라이브러리의 이름이 일치하지 않는 패키지를 사용합니다.
c. 원리도의 구성 요소는 PCB 라이브러리의 핀 번호가 일치하지 않는 패키지를 사용합니다.예를 들어, 삼극관: sch의 핀 번호는 e, b, c이고 PCB의 핀 번호는 1, 2, 3입니다.
(2) 한 페이지에 항상 인쇄할 수는 없습니다.
a. PCB 라이브러리를 만들 때 원점에 있지 않습니다.
b. 컴포넌트가 여러 번 이동하고 회전되며 PCB 보드 경계 외부에 숨겨진 문자가 있습니다.모든 숨겨진 문자 표시를 선택하고 PCB를 축소한 다음 문자를 경계로 이동합니다.
(3) DRC 보고서 네트워크는 다음과 같은 여러 부분으로 나뉩니다.
네트워크가 연결되지 않았음을 나타냅니다.보고서 파일을 보고 CONNECTEDCOPPER를 사용하여 찾습니다.
또한 친구들에게 가능한 한 많은 WIN2000을 사용하여 블루 스크린이 나타날 기회를 줄이도록 당부합니다.새 DDB 파일을 생성하기 위해 파일을 여러 번 내보내면 파일 크기와 PROTEL 동결 기회가 줄어듭니다.만약 당신의 설계가 비교적 복잡하다면, 가능한 한 자동 배선을 사용하지 마세요.
PCB 설계에서 경로설정은 제품 설계를 완료하는 데 중요한 단계입니다.앞의 준비는 모두 그것을 위해 한 것이라고 말할 수 있다. 전체 PCB에서 배선 설계 과정은 가장 제한적이고, 기술은 가장 작으며, 작업량도 가장 크다.PCB 경로설정에는 단면 경로설정, 양면 경로설정 및 다중 레이어 경로설정이 포함됩니다.
연결에는 두 가지 방법이 있습니다: 자동 연결과 대화식 연결.자동 경로설정 전에 보다 엄격한 대화식 사전 경로설정을 사용할 수 있습니다.입력과 출력의 가장자리는 반사 간섭을 방지하기 위해 평행으로 인접하지 않아야 합니다.
필요한 경우 격리를 위해 접지선을 추가하고 인접한 두 층의 경로설정은 서로 수직이어야 합니다.기생 결합은 병렬적으로 발생하기 쉽다.
복사원은 전자파를 자유공간으로 전파하는데 감응회로의 두개 도선은 마치 안테나와 같아 전자파를 접수하고 교란결합을 형성한다.교란원이 민감한 회로에 접근할 때 복사원의 전압이 낮고 전류가 크면 자장이 주요한 역할을 한다.간섭원에 고전압과 소전류가 있으면 전장이 주요 역할을 한다.복사로 인한 교란에 대해 전통적인 방법은 주로 차폐기술을 채용하여 교란을 억제하는데 차폐효과는 접지를 통해 실현되며 접지중의 전세차는 새로운 교란을 일으킬수 있다.