精密PCB製造、高周波PCB、高速PCB、標準PCB、多層PCB、およびPCBアセンブリ。
最も信頼性の高いPCB&PCBAカスタムサービスファクトリー。
PCB技術

PCB技術 - HDI PCBレイアウト

PCB技術

PCB技術 - HDI PCBレイアウト

HDI PCBレイアウト

2021-08-13
View:460
Author:IPCB

HDI PCBレイアウト 缶 ビー 非常に 窮屈な, でも the 右 セット of デザイン 規則 意志 ヘルプ あなた PCB デザイン 成功.


より先進のPCBsはより小さなスペースでより多くの機能をパックします。そして、通常、カスタマイズされたIC / SoCを使用します。これらの設計のレイアウトを正しく設定するためには、PCBを作成する際にデザインルールに従って配線とレイアウトを確認できる強力なルール駆動型設計ツールのセットが必要です。最初のHDIレイアウトを使用している場合は、PCBレイアウトの起動時にデザインルールを設定する必要があります。

セット HDI PCBレイアウト


HDI PCBsに関しては、コンポーネントおよび配線密度を除いて、ほとんど何も標準的なPCBからこれらの製品を区別することができません。私は、デザイナーがHDIボードが1000ミリオンまたはより小さなバイア、600万またはより小さい跡または0.5 mmまたはより小さいピンピッチで何でも言及するのを見ました。あなたの製造業者は、HDI PCBが盲目の穴を約8マイルまたはそれ以下で使用していることを教えてくれます。


HDI PCBレイアウトの構成に特定の閾値がないので、いくつかの点で、それらはすべて正しいです。デザインがマイクロウエルを含んでいるならば、それはHDI板です。デザインの面では、レイアウトに触れる前に、特定のデザインルールを設定する必要があります。デザインルールを確立する前に、メーカーの能力を収集する必要があります。この後、デザインルールといくつかのレイアウト機能を設定する必要があります


トレース幅とビアサイズ。あなたがHDIシステムに入るとき、痕跡とそのインピーダンスと跡幅の幅は決定します。トレース幅が十分小さくなると、ビアも微細になり、マイクロビアとして製造されなければならない。


層遷移.スルーホールは、アスペクト比に応じて慎重に設計される必要があります。層遷移は、ルーティングプロセス中に迅速に配置できるように早く定義されるべきである。


ギャップ.トレースは互いから分離されなければならなくて、ネットワークの一部でない他のオブジェクト(パッド、構成要素、面、その他)から別々に保たれなければなりません。ここでの目標は、HDI DFMルールの遵守を確保し、過度のクロストークを防ぐことです。


その他 トレース 制限, このような エーS トレース 長さ 調整, 最大 トレース 長さ, エーnd すべてow有能な インピーダンス 偏差 中 ルーティング エーre エーlso 重要, でも それら 意志 適用 to 場所 その他 HDI PCB 板s. ヒア, これ 二つ 大部分 重要 ポイント はい 経由 サイズ and トレース 幅. これ ギャップ 缶 ビー 決定 イン a 種類 所属 道 (の場合, simulアットion) またはフォローアップインg 標準 規則 所属 親指. ビー 慎重 と後者, としてこの 五月 結果 イン 過剰 内部 レイヤー クロストーク or 不十分 配線 密度.

積層材及びビア


HDIスタックの範囲は、必要なルーティング密度に適応するために、いくつかの層から数十層まで変化することができる。高いピン数とすばらしいピッチBGAによる回路基板は4分の1につき何百もの接続を持つことができます。

PCB設計ソフトウェアのレイヤスタックマネージャを見れば、特定の層遷移をマイクロビアとして明確に定義できないかもしれません。それは重要ではないレイヤー遷移を設定してから、デザインルールでVIAサイズの制限を設定できます。


一旦セットアップ規則をセットして、テンプレートをつくるならば、マイクロチャンネル・マイクロ穴を呼ぶこの機能は非常に役に立ちます。ビアを通してルーティングのデザインルールを設定するには、デザインルールをMicroヴィアスにのみ適用するように定義できます。これは、パッドのサイズと穴の直径を介してギャップの特定の制限を設定することができます。


デザインルールを設定する前に、メーカーはその機能について相談する必要があります。それから、トレース・インピーダンスが望ましい値で制御されるのを確実にするために、設計規則の跡幅を設定する必要があります。他の場合では、インピーダンス制御は不要であり、HDIボード上のトレース幅をより高い配線密度を維持するように、依然として制限してもよい。

痕跡幅


必要なトレース幅をいくつかの方法で決定できます。まず、インピーダンス制御ルーティングの場合、次のいずれかのツールが必要です。

ペンと紙で必要なトレースサイズを計算する(難しい方法)

オンライン電卓(クイックメソッド)

あなたのデザインとレイアウトツールに統合されたサイトソルバー(最も正確な方法)


これ 欠点 所属 トレース カルシウム アットまたは トレース インピーダンス 計算, および 同じ poインt of ビュー 適用 時 adジャストインg トレース サイズ for HDI PCB laあなたt.


トレースの幅を設定するには、デザインルールエディターの制約として、ビアサイズを使用するように定義できます。インピーダンスコントロールを心配しない場合は、任意の幅を設定することができます。さもなければ、PCBスタックのインピーダンス曲線を決定し、この特定の幅をデザインルールとして入力する必要があります。


ビアパッドの大きさに対してトレース幅が大きすぎないので、慎重にバランスを取る必要があります。インピーダンス制御のトレース幅が大きすぎる場合には、トレース幅を小さくするか、パッドサイズを大きくすることができるので、積層体の厚さを小さくする必要がある。プラットフォームのサイズがIPC規格に記載されている値を超えている限り、信頼性の観点からは良好です。


ギャップ

HDI PCB レイアウト アフター 完了インg これ 二つ キー タスク#タスク#図示 上記, あなた 必要 まで決定する これ適切 トレース ギャップ. 残念ながら, 空間座標系インg ビーtween 跡 べきである なしt デフォルト to 3 W or 3時間 規則 所属 親指, だって これら 規則 はい イン正しいly 適用 まで上級 板 ある高い-speed シグナル. インstead,それは ビーst まで遂行する クロストーク シミュレーション 上へ 提案 トレース 幅 とチェック かどうか 過剰 クロストーク 意志 発生する.