Ralat biasa dalam diagram skematik dan PCB
1. Ralat umum dalam diagram skematik:
(1) Tiada isyarat tersambung ke pin laporan ERC:
a. Atribut I/O ditakrif untuk pins apabila pakej dicipta;
b. Atribut grid tidak konsisten diubahsuai apabila komponen dicipta atau ditempatkan, dan pins dan wayar tidak disambung;
c. Apabila mencipta komponen, arah pin diputar, dan akhir nama bukan pin mesti disambungkan.
(2) Komponen keluar dari sempadan lukisan: tiada komponen dicipta di tengah kertas diagram perpustakaan komponen.
(3) Senarai rangkaian fail projek yang dicipta hanya boleh diimport sebahagian ke dalam PCB: bila senarai rangkaian dijana, global tidak dipilih.
(4) Apabila menggunakan komponen berbilang-bahagian yang dicipta oleh diri sendiri, jangan guna anotasi.
2. Ralat umum dalam PCB:
(1) Dilaporkan bahawa NODE tidak ditemui bila memuatkan rangkaian:
a. Komponen dalam diagram skematik menggunakan pakej yang tidak berada dalam perpustakaan PCB;
b. Komponen dalam diagram skematik menggunakan pakej dengan nama yang tidak konsisten dalam perpustakaan PCB;
c. Komponen dalam diagram skematik menggunakan pakej dengan nombor pin tidak konsisten dalam perpustakaan PCB. Contohnya, tiga: nombor pin dalam sch ialah e, b, c, dan dalam PCB ialah 1, 2, 3.
(2) Ia tidak sentiasa boleh dicetak pada satu halaman bila mencetak:
a. Ia bukan asal bila mencipta perpustakaan PCB;
b. Komponen telah dipindahkan dan diputar banyak kali, dan terdapat aksara tersembunyi diluar sempadan papan PCB. Pilih untuk papar semua aksara tersembunyi, mengurangkan PCB, dan kemudian alih aksara ke sempadan. Tiada pemalam, tiada virus
(3) Rangkaian laporan DRC dibahagi ke beberapa bahagian:
Menunjukkan rangkaian ini tidak disambung. Lihat fail laporan dan gunakan COPPER terhubung untuk mencarinya.
Selain itu, mengingatkan rakan-rakan untuk menggunakan WIN2000 sebanyak mungkin untuk mengurangi peluang skrin biru; eksport fail beberapa kali untuk membuat fail DDB baru untuk mengurangkan saiz fail dan peluang untuk membeku PROTEL. Jika anda membuat rancangan yang lebih rumit, cuba untuk tidak menggunakan laluan automatik.
Dalam rancangan PCB, kabel adalah langkah penting untuk menyelesaikan rancangan produk. Dalam seluruh PCB, proses desain wayar mempunyai had tertinggi, kemampuan terbaik, dan muatan kerja terbesar. Kabel PCB termasuk kabel satu sisi, kabel dua sisi dan kabel berbilang lapisan. Ada juga dua cara kabel: kabel automatik dan kabel interaktif. Sebelum kabel automatik, anda boleh guna interaktif untuk prakabel garis yang lebih memerlukan. Pinggir akhir input dan akhir output patut dihindari bersebelahan dan selari untuk menghindari gangguan refleksi. Jika perlu, wayar tanah patut ditambah untuk mengisolasi, dan wayar dua lapisan bersebelahan patut bertentangan satu sama lain. Pemasangan parasit mudah berlaku secara selari.
Kadar laluan laluan automatik bergantung pada bentangan yang baik. Peraturan laluan boleh ditetapkan secara lalai, termasuk bilangan masa bengkok, bilangan vias, dan bilangan langkah. Secara umum, mengeksplorasi kawat warp dahulu, cepat sambung kawat pendek, dan kemudian melakukan kawat labirin. Pertama, kawat yang akan ditetapkan adalah optimum untuk laluan kawat global. Ia boleh putuskan wayar yang ditetapkan sesuai dengan yang diperlukan. Dan cuba semula kabel untuk meningkatkan kesan keseluruhan.
Rancangan PCB padatan tinggi semasa telah merasakan bahawa lubang melalui tidak sesuai. Ia membuang banyak saluran wayar yang berharga. Untuk menyelesaikan kontradiksi ini, teknologi buta dan lubang terkubur telah muncul, yang tidak hanya memenuhi peranan lubang-lubang. Ia juga menyimpan banyak saluran wayar untuk membuat proses wayar lebih selesa, lebih lembut dan lebih lengkap. Proses reka PCB adalah proses kompleks dan sederhana. Jika anda mahu menguasainya dengan baik, anda perlukan sejumlah besar perancang teknik elektronik untuk pergi. Hanya apabila anda mengalaminya sendiri boleh anda mendapat makna sebenarnya.