Dalam beberapa kesalahpahaman dalam Rancang Sirkuit
Fenomen 1: Keperlukan rancangan PCB papan ini tidak tinggi, jadi gunakan benang yang lebih tipis dan buatnya secara automatik. Comment Dalam batch besar produk, faktor yang penghasil PCB mempertimbangkan untuk mengurangi harga adalah faktor perniagaan, termasuk lebar garis dan melebihi. Bilangan lubang, yang berdasarkan itu mempengaruhi hasil PCB dan bilangan konsumsi bit pengeboran, menyimpan biaya penyedia, dan juga mencari sebab untuk pengurangan harga. Sinyal bas ini semua ditarik oleh pemberontak, jadi saya rasa lega. Komen: Ada banyak sebab kenapa isyarat perlu ditarik ke atas dan ke bawah, tetapi tidak semua perlu ditarik. Penolak tarik-naik dan tarik-turun menarik isyarat input sederhana, dan semasa kurang dari puluhan mikroamper, tetapi apabila isyarat dipandu ditarik, semasa akan mencapai aras miliamp. Sistem semasa sering mempunyai 32 bit data alamat masing-masing, dan mungkin jika bas tersingkir 244/245 dan isyarat lain ditarik, beberapa watt penggunaan kuasa akan dikonsumsi pada resisten ini.
Fenomen 3: Bagaimana untuk menangani port I/O yang tidak digunakan ini CPU dan FPGA? Biarkan ia kosong dahulu, dan bercakap tentang ia kemudian. Komen: Jika port I/O yang tidak digunakan ditinggalkan mengapung, ia mungkin menjadi isyarat input yang berulang kali berubah disebabkan sedikit gangguan dari dunia luar, dan penggunaan kuasa peranti MOS pada dasarnya bergantung pada bilangan pusingan sirkuit gerbang. Jika ia ditarik ke atas, setiap pin juga akan mempunyai arus mikroampere, jadi cara terbaik adalah untuk menetapkannya sebagai output (tentu saja, tiada isyarat lain dengan memandu boleh disambungkan ke luar)Fenomen 4: Tersisa begitu banyak pintu di FPGA ini untuk digunakan, Comment: Penggunaan kuasa FGPA adalah secara langsung proporsional dengan bilangan flip-flops yang digunakan dan bilangan flips. Oleh itu, penggunaan kuasa jenis FPGA yang sama dalam sirkuit berbeza dan masa berbeza mungkin berbeza dengan 100 kali. Mengurangkan bilangan flip-flops untuk flip kelajuan tinggi adalah cara asas untuk mengurangkan konsumsi kuasa FPGA. Fenomen 5: Penggunaan kuasa cip kecil ini sangat rendah, jadi tidak perlu dipertimbangkanComment Ia terutamanya ditentukan oleh semasa pada pin. ABT16244 memakan kurang dari 1 mA tanpa muatan, tetapi penunjuknya adalah setiap pin. Ia boleh memandu muatan 60 mA (seperti sepadan dengan perlawanan puluhan ohms), iaitu, konsumsi kuasa maksimum muatan penuh boleh mencapai 60*16=960mA. Sudah tentu, hanya arus bekalan kuasa begitu besar, dan panas jatuh pada muatan. Rancangan dan simulasi integriti isyarat, rancangan PCB kelajuan tinggi dan penyesuaian ralat, dan beberapa isu-isu kecil boleh diajukan pada laman web integriti isyarat