Bagaimana untuk mengurangi bunyi dan gangguan elektromagnetik dalam rancangan PCB Berapa banyak yang anda tahu tentang mengurangi bunyi dan gangguan elektromagnetik dalam rancangan PCB? (1) Cip kelajuan rendah boleh digunakan selain cip kelajuan tinggi. Chip kelajuan tinggi digunakan di tempat kunci. (2) Penegang boleh disambung dalam siri untuk mengurangi kadar lompatan pinggir atas dan bawah sirkuit kawalan. (3) Cuba menyediakan beberapa bentuk damping untuk relai, dll.(4) Guna jam frekuensi terendah yang memenuhi keperluan sistem. (5) Penjana jam semakin dekat dengan peranti menggunakan jam. Shell bagi oscilator kristal kuarz sepatutnya didarat. (6) Tutup kawasan jam dengan wayar tanah dan simpan wayar jam sebagai pendek yang mungkin. (7) Sirkuit pemacu I/O hampir mungkin ke pinggir papan cetak, dan biarkan ia meninggalkan papan cetak secepat mungkin. Isyarat yang memasuki papan cetak patut ditapis, dan isyarat dari kawasan bunyi tinggi juga patut ditapis. Pada masa yang sama, serangkaian penentang terminal patut digunakan untuk mengurangi refleksi isyarat. (8) Akhir MCD yang tidak berguna sepatutnya disambungkan dengan tinggi, atau dibawah tanah, atau ditakrif sebagai akhir output, dan akhir sirkuit terintegrasi yang sepatutnya disambungkan ke tanah bekalan kuasa sepatutnya disambungkan, dan seharusnya tidak ditinggalkan mengapung.
(9) Jangan tinggalkan terminal input sirkuit gerbang yang tidak digunakan. Terminal input positif bagi op amp yang tidak digunakan didatar, dan terminal input negatif disambung ke terminal output. (10) Sejauh mungkin untuk papan cetak, gunakan baris 45 kali selain dari baris 90 kali untuk mengurangi emisi luar dan sambungan isyarat frekuensi tinggi. (11) Papan cetak dikongsi mengikut frekuensi dan ciri-ciri penukaran semasa, dan komponen bunyi dan komponen bukan bunyi sepatutnya jauh. (12) Guna kuasa titik tunggal dan pendaratan titik tunggal untuk panel tunggal dan ganda. Garis kuasa dan garis tanah sepatutnya sebisak mungkin. Jika ekonomi boleh diterima, gunakan papan berbilang lapisan untuk mengurangi induksi kapasitatif bekalan tenaga dan tanah. (13) Jam, bas, dan cip memilih isyarat seharusnya jauh dari garis I/O dan konektor. (14) Garis input voltaj analog dan terminal voltaj rujukan patut berada sejauh mungkin dari garis isyarat sirkuit digital, terutama jam. (15) Untuk peranti A/D, bahagian digital dan bahagian analog lebih suka bersatu daripada menyeberangi. (16) Garis jam selari ke garis I/O mempunyai gangguan yang kurang daripada garis I/O selari, dan pin komponen jam jauh dari kabel I/O. (17) Pin komponen sepatutnya pendek yang mungkin, dan pins kondensator pemisah sepatutnya pendek yang mungkin. (18) Garis kunci sepatutnya sebanyak mungkin tebal, dan tanah perlindungan sepatutnya ditambah di kedua-dua sisi. Garis kelajuan tinggi sepatutnya pendek dan lurus. (19) Garis sensitif kepada bunyi tidak patut selari dengan garis tukar kelajuan tinggi dan semasa-tinggi. (20) Jangan halau wayar di bawah kristal kuarz dan di bawah peranti sensitif bunyi. (21) Untuk sirkuit isyarat lemah, jangan bentuk sirkuit semasa disekitar sirkuit frekuensi rendah. (22) Jangan bentuk gelung dalam isyarat. Jika ia tidak dapat dihindari, jadikan kawasan loop sebagai kecil yang mungkin. (23) Satu kondensator pemisahan per sirkuit terintegrasi. Kondensator bypass frekuensi tinggi kecil mesti ditambah ke setiap kondensator elektrolitik. (24) Guna kondensator tantalum kapasitas besar atau kondensator ju-sejuk selain kondensator elektrolitik untuk muat sirkuit dan membuang kondensator penyimpanan tenaga. Apabila menggunakan kondensator tubular, kes ini perlu ditanda.