Ralat umum dalam diagram skematik:
(1) Tiada isyarat tersambung ke pin laporan ERC:a. Atribut I/O ditakrif untuk pins apabila pakej dicipta; b. Atribut grid tidak konsisten diubahsuai apabila komponen dicipta atau ditempatkan, dan pins dan wayar tidak disambung; c. Apabila mencipta komponen, arah pin diputar, dan akhir bukan-nama pin mesti disambungkan. (2) Komponen keluar dari sempadan lukisan: tiada komponen dicipta di tengah kertas diagram perpustakaan komponen. (3) Jadual rangkaian fail projek yang dicipta hanya boleh diimport sebahagian ke dalam PCB: bila senarai rangkaian dijana, global tidak dipilih. (4) Apabila menggunakan komponen berbilang-bahagian yang dicipta sendiri, jangan guna annotate.2. Ralat umum dalam papan PCB:(1) Ia dilaporkan bahawa NODE tidak ditemui bila memuatkan rangkaian:a. Komponen dalam diagram skematik menggunakan pakej yang tidak berada dalam perpustakaan PCB; b. Komponen dalam diagram skematik menggunakan pakej dengan nama yang tidak konsisten dalam perpustakaan PCB; c. Komponen dalam diagram skematik menggunakan pakej dengan nombor pins tidak konsisten dalam perpustakaan PCB. Seperti triode: pin dalam schThe number is e, b, c, and the PCB is 1, 2, 3.(2) It cannot always be printed on one page when printing:a. Ia bukan pada asal bila mencipta perpustakaan PCB; b. Komponen telah dipindahkan dan diputar banyak kali, dan terdapat aksara tersembunyi diluar sempadan papan PCB. Pilih untuk papar semua aksara tersembunyi, zum keluar PCB, dan kemudian alih aksara ke sempadan. (3) Rangkaian laporan DRC dibahagi ke beberapa bahagian:Menunjukkan rangkaian ini tidak tersambung. Lihat fail laporan dan guna CONNECTEDCOPPER untuk mencarinya.Selain itu, ingatkan rakan-rakan untuk gunakan WIN2000 sebanyak mungkin untuk mengurangkan peluang skrin biru; eksport fail beberapa kali untuk membuat fail DDB baru,Kurangkan saiz fail dan peluang penutup PROTEL. Jika anda membuat rancangan yang lebih rumit, cuba untuk tidak menggunakan kabel automatik.
Dalam rancangan PCB, kabel adalah langkah penting untuk menyelesaikan rancangan produk. Ia boleh dikatakan bahawa persiapan sebelumnya dilakukan untuk ia.Dalam seluruh PCB, proses desain wayar mempunyai had tertinggi, kemahiran terbaik, dan muatan kerja terbesar. Kabel PCB mempunyai pakaian satu sisiWire, kabel dua sisi dan kabel berbilang lapisan. Ada juga dua cara kabel: kabel automatik dan kabel interaktif. Sebelum ini, anda boleh guna interaktif untuk prawayar baris yang lebih ketat, dan pinggir akhir input dan akhir output patut dihindari bersebelahan Parallel untuk menghindari gangguan refleksi. Jika perlu, wayar tanah perlu ditambah untuk mengisolasi, dan wayar dua lapisan bersebelahan seharusnya bertentangan satu sama lain, dan ia mudah untuk menjadi selari. Menjana pasangan parasit.
Kadar bentangan laluan automatik bergantung pada bentangan yang baik. Peraturan laluan boleh ditetapkan secara awal, termasuk bilangan bengkok, bilangan vias, bilangan langkah, dll. Secara umum, mengeksplorasi benang warp dahulu, sambung benang pendek dengan cepat, dan kemudian melaksanakan dalam kabel labirin, kabel yang akan ditetapkan pertama-tamat untuk laluan wayar global, dan ia boleh memadamkan wayar ditetapkan sesuai dengan perlukan. Dan cuba semula kabel untuk meningkatkan kesan keseluruhan.
Rancangan PCB padatan tinggi semasa telah merasakan bahawa lubang melalui tidak sesuai untuk ia, dan ia membuang banyak saluran wayar berharga. Untuk menyelesaikan kontradiksi ini, buta melalui dan dikuburkan melalui teknologi telah muncul, yang tidak hanya memenuhi peran vias, tetapi juga menyimpan banyak saluran wayar membuat proses wayar lebih nyaman, lebih lembut dan lebih lengkap. Proses reka papan PCB adalah kompleks dan sederhana Jika and a mahu menguasainya dengan baik, anda masih memerlukan sejumlah besar reka-reka teknik elektronik untuk mengalaminya sendiri, dan kemudian anda boleh mendapat kebenaran.bermakna.
Yang di atas adalah perkenalan kepada tindakan pencegahan biasa teknologi PCB. Ipcb juga disediakan kepada penghasil PCB dan teknologi penghasilan PCB.