Pembuatan PCB Ketepatan, PCB Frekuensi Tinggi, PCB Berkelajuan Tinggi, PCB Berbilang Lapisan dan Pemasangan PCB.
Kilang perkhidmatan tersuai PCB & PCBA yang paling boleh dipercayai.
Berita PCB

Berita PCB - Rancangan PCB merancang cepat, kawat, PCB

Berita PCB

Berita PCB - Rancangan PCB merancang cepat, kawat, PCB

Rancangan PCB merancang cepat, kawat, PCB

2021-11-02
View:505
Author:Kavie

Prapapar Kandungan:1 Perkenalan 2. isu integriti isyarat3. Masalah kompatibiliti elektromagnetik4. Kenalan integriti kuasa5. Spesifikasi umum untuk desain sirkuit frekuensi tinggi6. Spesifikasi umum untuk desain sirkuit hibrid analog-digital

unit description in lists

Satu: Definisi PCB frekuensi tinggi* Dalam sirkuit digital, sama ada ia sirkuit frekuensi tinggi bergantung pada pinggir isyarat yang meningkat dan jatuh, bukan frekuensi isyarat. Formula: F2 =1/(Tr*Ï %), Tr adalah masa lambat naik/jatuh isyarat.

*F2> 100MHz, ia sepatutnya dianggap sesuai dengan litar frekuensi tinggi, syarat berikut mesti dirancang sesuai dengan peraturan frekuensi tinggi-frekuensi jam sistem melebihi peranti penggunaan 50MHz dengan naik/jatuh kali kurang dari 5ns--litar hibrid digital/analog

JanJanJanJanJanJanJanJanJanJanJanJanJanJanJanJanJanJanJanJanJanJanJanJanJanJanJanJanJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaJaHCT 5-15ns 64 TTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTTPergi. Setiap langkah desain PCB berdasarkan pengalaman. Jika masalah ditemui, ia mesti bermula dari awal. Sangat sukar untuk mencari masalah dalam ujian fungsi dan prestasi.

Masalah integriti isyarat:1. Masalah refleksi2. Masalah Crosstalk3. Tembakan dan oscilasi4. Masalah laranganReflection: echo on the transmission line. Bahagian kuasa isyarat (tegangan dan semasa) dihantar ke garis dan mencapai muatan, tetapi terdapat bahagianThe points are reflected. Reason for reflection:*Impedance mismatch between source and load*The geometry of the wires*The direction of the wires, via*incorrect wire termination*Transmission through the connector*Discontinuity of the power plane, etc.Crosstalk issues:*Crosstalk: Coupling between two signal lines1. Percakapan salib kapasitif* Ini berlaku apabila garis-garis dekat satu sama lain pada jarak tertentu.*Pemasangan kapasitif mengakibatkan semasa menyambung2. Penyambung isyarat induktif*Penyambung isyarat antara koil utama dan koil sekunder penukar tidak diperlukan*Penyambung induktif memicu tekanan sambungan.

Masalah salib:Parameter lapisan PCB, jarak garis isyarat, ciri-ciri elektrik hujung pemandu dan hujung penerima, dan kaedah penghentian garis semua mempunyai kesan tertentu pada percakapan salib.*Percakapan salib kapasitas dan induktan meningkat dengan meningkat pengendalian muatan, jadi semua garis yang mudah untuk percakapan salib patut dihentikan dengan pengendalian garis. Kaedah untuk mengurangi sambungan salib kapasitatif:* Pemisahan garis isyarat boleh mengurangi tenaga sambungan kapasitatif antara garis isyarat.*Penggunaan wayar tanah untuk memisahkan garis isyarat boleh mengurangi sambungan kapasitasi. Untuk meningkatkan keefektivitas, wayar tanah patut disambung ke tanah setiap λ/4 inci. (δ panjang gelombang merujuk kepada jarak isyarat dihantar per unit masa.)/////////////////////////////////Prinsip umum:Luka tembakan setiap 2-5cm.Hasil simulasi percakapan salib kapasitif==========Cara untuk mengurangi percakapan salib*Untuk menyelesaikan masalah percakapan salib induktansi, * Dengan mengelakkan situasi bahawa garis balik isyarat berkongsi laluan umum, percakapan salib induktan, overshoot dan oscillasi juga boleh dikurangkan*Overshoot: Overshoot boleh menyebabkan jam palsu atau data bas membaca/tulis ralat.*Ringing: Fenomen cincin berulang-ulang overshoot dan undershoot. Ossilasi isyarat dan oscilasi sekeliling disebabkan oleh induktansi dan kapasitasi berlebihan di garis. Oscilasi milik keadaan yang kurang damp dan oscilasi sekeliling milik keadaan yang terlalu damp. Ledakan masa: Ledakan masa yang berbeza bagi setiap garis isyarat dalam set jam bas dan isyarat: pastikan tetingkap lebar yang mungkin////////////////////////isu kesesuaian elektromagnetik*Interferensi elektromagnetik (EMI)1. Design bulat, membentuk efek antena 2. Slot dalam lapisan kuasa akan membentuk antena panjang-gelombang seperempat*Via ketat (seperti peranti berkemak BGA)*Sambungan besar (terutama pesawat belakang)3. Komponen induktif. Perhatian: Dua induksi selari pada permukaan komponen akan membentuk pengubah. Laluan kembalian tidak masuk akal menyebabkan EMIEMI disebabkan oleh pesawat tanah tidak lengkap Pesawat tanah tidak lengkap boleh menyebabkan simulasi EMIThe besar tanpa mempertimbangkan pesawat tanah tidak lengkap tidak benar/////////////////////////////Masalah integriti kuasa*Peranti kelajuan tinggi kuasa: memerlukan semasa transient besar*Lapisan tanah dan lapisan kuasa tidak lengkap: 1. Split, melalui 2. Penyambung*Filter capacitor: 3. Filter capacitor Quantity, capacity, layout,Selection of power supply filter capacitor:The system has both high frequency noise and low C0G (non-ferromagnetic) type frequency noise. Ia lebih tinggi daripada jenis lain dengan menyertai kondensator elektrik besar 0.01μF. Capacitance, peranti ESL kecil, kondensator 0.1μF sangat kecil, Peranti ESL boleh mengembangkan julat penapisan pada frekuensi tinggi dan mempunyai prestasi penapisan yang lebih baik////////////////////////////////Spesifikasi reka skematikSignal integrity and electromagnetic compatibility considerations Correspondence between the schematic diagram and the PCB after the PCB is completed General rules and requirements*According to the unified requirements, select the drawing size, - format bingkai, simbol grafik dan simbol teks dalam diagram sirkuit.* Menurut prinsip kerja elektrik produk, komponen patut diatur dalam baris atau siri dari kanan ke kiri dan atas ke bawah.*Apabila lukisan diatur, bahagian bekalan kuasa biasanya diatur di bawah kiri, terminal input berada di kanan, * Keadaan kerja komponen bergerak (seperti reli) dalam gambar adalah pada prinsip dalam kedudukan kerja terbuka dan tidak berwajib.*Guna semua kuasa dan pins tanah semua cip./////////////////////////////////////////////////////////////////////////// Integriti isyarat dan pertimbangan kompatibilitas elektromagnetik*Tambah peranti penapisan/penyorban yang sepadan ke isyarat input dan output; tambah diod penyorban tensi transient silikon atau SVC varistor jika diperlukan*Penegang rentetan pada terminal output isyarat frekuensi tinggi.*Konsentrator penyahpautan di kawasan frekuensi tinggi sepatutnya kondensator elektrolitik atau kondensator tantalum dengan ESR rendah*Bila menentukan nilai kondensator penyahpautan, @ option: check jika ia frekuensi tinggi, penyebab/induktor magnetik mesti ditambah ke sisi bekalan kuasa.