Pembuatan PCB Ketepatan, PCB Frekuensi Tinggi, PCB Berkelajuan Tinggi, PCB Berbilang Lapisan dan Pemasangan PCB.
Kilang perkhidmatan tersuai PCB & PCBA yang paling boleh dipercayai.
Berita PCB

Berita PCB - Delapan Kesilapan dalam Ralat Sirkuit

Berita PCB

Berita PCB - Delapan Kesilapan dalam Ralat Sirkuit

Delapan Kesilapan dalam Ralat Sirkuit

2021-10-17
View:421
Author:Kavie

Fenomen 1: Keperlukan rancangan PCB papan ini tidak tinggi, jadi gunakan benang yang lebih tipis dan mengatur secara automatik. Comment Dalam sejumlah besar produk, faktor yang penghasil PCB mempertimbangkan untuk mengurangi harga adalah lebar garis dan melebihi, selain faktor perniagaan. Bilangan lubang, yang berdasarkan itu mempengaruhi hasil PCB dan bilangan konsumsi bit pengeboran, menyimpan biaya penyedia, dan mencari sebab untuk pengurangan harga.

unit description in lists


Sinyal bas ini semua ditarik oleh pemberontak, jadi saya rasa lega.

Komen: Ada banyak sebab kenapa isyarat perlu ditarik ke atas dan ke bawah, tetapi tidak semua perlu ditarik. Penolak tarik-naik dan tarik-turun menarik isyarat input sederhana, dan semasa kurang dari puluhan mikroamper, tetapi apabila isyarat dipandu ditarik, semasa akan mencapai aras miliamp. Sistem semasa sering mempunyai 32 bit data alamat masing-masing, dan mungkin jika bas tersingkir 244/245 dan isyarat lain ditarik, beberapa watt penggunaan kuasa akan dikonsumsi pada resisten ini.

Fenomen 3: Bagaimana untuk menangani port I/O yang tidak digunakan ini CPU dan FPGA? Biarkan ia kosong dahulu, dan bercakap tentang ia kemudian.

Komen: Jika port I/O yang tidak digunakan ditinggalkan mengapung, ia mungkin menjadi isyarat input yang berulang kali berubah disebabkan sedikit gangguan dari dunia luar, dan penggunaan kuasa peranti MOS pada dasarnya bergantung pada bilangan pusingan sirkuit gerbang. Jika ia ditarik ke atas, setiap pin juga akan mempunyai arus mikroampere, jadi cara terbaik adalah untuk menetapkannya sebagai output (tentu saja, tiada isyarat lain dengan memandu boleh disambungkan ke luar)

Fenomen 4: Tersisa banyak pintu dalam FPGA ini, jadi anda boleh bermain sebanyak yang anda suka.

Komen: Penggunaan kuasa FGPA adalah secara langsung proporsional dengan bilangan flip-flops yang digunakan dan bilangan flips. Oleh itu, penggunaan kuasa jenis FPGA yang sama dalam sirkuit berbeza dan masa berbeza mungkin berbeza dengan 100 kali. Mengurangkan bilangan flip-flops untuk flip kelajuan tinggi adalah cara asas untuk mengurangkan konsumsi kuasa FPGA.

Fenomen 5: Penggunaan kuasa cip kecil ini sangat rendah, jadi tidak perlu dipertimbangkan.

Komen: Sukar menentukan penggunaan kuasa cip dalaman yang tidak terlalu rumit. Ia terutamanya ditentukan oleh semasa pada pin. ABT16244 memakan kurang dari 1 mA tanpa muatan, tetapi penunjuknya adalah setiap pin. Ia boleh memandu muatan 60 mA (seperti sepadan dengan perlawanan puluhan ohms), iaitu, konsumsi kuasa maksimum muatan penuh boleh mencapai 60*16=960mA. Sudah tentu, hanya arus bekalan kuasa begitu besar, dan panas jatuh pada muatan.

Fenomen 6: Ingatan mempunyai banyak isyarat kawalan. Papan saya hanya perlu menggunakan isyarat OE dan WE. Pilihan cip patut didasarkan, supaya data keluar lebih cepat semasa operasi baca.

Komen: Penggunaan kuasa kebanyakan ingatan bila pemilihan cip adalah sah (tidak kira OE dan WE) akan lebih daripada 100 kali lebih besar daripada bila pemilihan cip tidak sah. Oleh itu, CS patut digunakan untuk mengawal cip sebanyak yang mungkin, dan sebanyak yang peraturan lain dipenuhi. Ia mungkin untuk pendek lebar tekanan pemilihan cip.

Fenomen 7: Mengapa isyarat ini melebihi? Selama pertandingan itu bagus, ia boleh dibuang.

Komen: Kecuali beberapa isyarat khusus (seperti 100BASE-T, CML), terdapat overshoots. Selama mereka tidak terlalu besar, mereka tidak perlu dipertambangkan. Walaupun mereka sepadan, mereka tidak perlu sepadan dengan yang terbaik. Contohnya, impedance output TTL kurang dari 50 ohms, dan sekitar 20 ohms. Jika perlawanan yang sepadan besar seperti ini digunakan, semasa akan sangat besar, penggunaan kuasa akan tidak diterima, dan amplitud isyarat akan terlalu kecil untuk digunakan. Selain itu, impedance output isyarat umum apabila mengeluarkan tahap tinggi dan mengeluarkan tahap rendah tidak sama, dan tidak ada cara untuk mencapai padanan lengkap. Oleh itu, persamaan TTL, LVDS, 422 dan isyarat lain boleh diterima selagi overshoot dicapai.

Fenomen 8: Kekurangan konsumsi kuasa adalah masalah karyawan perkakasan, dan tidak ada hubungannya dengan perisian.

Komen: Perkasa perkakasan hanyalah tahap, tetapi perisian adalah pelakon. Akses hampir setiap cip di bas dan penukaran setiap isyarat hampir dikawal oleh perisian. Jika perisian boleh mengurangkan bilangan akses ke memori luaran (menggunakan lebih banyak pembolehubah daftar, lebih banyak penggunaan CACHE dalaman, dll.), balas tepat pada gangguan (gangguan sering aktif tahap rendah dengan resisten tarik-up) dan tindakan khusus lain untuk papan khusus akan membuat kontribusi yang besar untuk mengurangi konsumsi kuasa.