PCB 케이블 연결 규칙에는 전원, 아날로그 신호, 고속 신호, 시계 신호, 차분 신호 및 동기화 신호와 같은 핵심 신호 우선이라는"핵심 신호 우선"원칙이 있습니다.다음으로, 이러한 핵심 신호의 연결 요구 사항에 대해 자세히 살펴보겠습니다.
PCB 핵심 신호를 연결하는 방법
아날로그 신호 연결 요구 사항
아날로그 신호의 주요 특징은 방해에 대한 저항성이 약하고 연결할 때 주로 아날로그 신호에 대한 보호를 고려한다.
아날로그 신호의 처리는 주로 다음과 같은 몇 가지에 나타난다.
1.교란에 대한 저항력을 높이기 위해서는 연결이 가능한 한 짧아야 한다.
2.일부 아날로그 신호는 임피던스 제어 요구 사항을 포기 할 수 있으며 케이블을 적절하게 강화 할 수 있습니다.
3.접선 구역을 제한하고, 가능한 한 아날로그 구역에서 접선을 완성하고, 디지털 신호를 멀리한다.
고속 PCB 신호 경로설정 요구 사항
1. 다중 레이어 경로설정
고속 신호 배선 회로는 종종 높은 집적도와 높은 배선 밀도를 가지고 있다.다중 레이어의 사용은 경로설정뿐만 아니라 간섭을 줄이는 효과적인 수단입니다.층수를 합리적으로 선택하면 인쇄판의 크기를 크게 줄일 수 있고 중간층을 충분히 이용하여 차폐를 설치할 수 있어 가까운 접지를 더욱 잘 실현할 수 있으며 기생 감각을 효과적으로 낮출 수 있고 신호 전송 길이를 효과적으로 단축할 수 있으며 신호 교차 간섭 등을 크게 줄일 수 있다.
2. 도선이 적게 구부러질수록 좋다
지시선은 고속 회로 부품의 지시선 사이에서 적게 구부릴수록 좋다.고속 신호 배선 회로 배선의 지시선은 전체 직선을 사용하는 것이 가장 좋으며 모퉁이를 돌아야 한다.45 ° 의 점선 또는 호를 통해 회전할 수 있습니다. 이 요구 사항은 저주파 회로에서 강박의 고정 강도를 높이는 데만 사용되며, 고속 회로에서는 이를 충족시킬 수 있습니다.한 가지 요구 사항은 고속 신호의 외부 송신과 상호 결합을 줄이고 신호의 복사와 반사를 줄일 수 있습니다.
3.리드는 짧을수록 좋다
고속 신호 경로설정 회로 부품의 핀 사이의 지시선은 짧을수록 좋습니다.지시선이 길수록 분포 감지와 분포 용량이 커져 시스템 고주파 신호의 통과에 큰 영향을 미칠 것이다.동시에 회로의 특성 임피던스를 변경하여 시스템 반사 및 진동을 일으킵니다.
4. 지시선 레이어 간의 교체가 적을수록 좋음
고속 회로 부품의 핀들 사이에 교체되는 지시선층은 적을수록 좋다.지시선의 레이어 간 교체가 적을수록 좋다는 것은 컴포넌트 연결 중에 사용된 오버홀이 적을수록 좋다는 것을 의미합니다.측정 결과, 하나의 구멍은 약 0.5pf의 분산 용량을 가져올 수 있으며, 회로 지연이 현저하게 증가하고, 구멍의 수를 줄이면 속도를 현저하게 높일 수 있다.
5.평행 교차 간섭 주의
고속 신호 경로설정은 신호선의 긴밀한 평행 경로설정에 의해 도입되는 교차 간섭에 주의해야 합니다.평행 분포를 피할 수 없다면 평행 신호선의 맞은편에 넓은 면적의'땅'을 배치하여 간섭을 크게 줄일 수 있다.
6. 나뭇가지와 그루터기를 피한다
고속 신호는 가급적 갈라지거나 그루터기가 형성되는 것을 피해야 한다.그루터기는 임피던스에 큰 영향을 미치고 신호 반사와 과충을 초래할 수 있기 때문에 우리는 설계할 때 그루터기와 나뭇가지를 피해야 한다.데이지 링크를 사용하면 신호에 대한 영향을 줄일 수 있습니다.
PCB 핵심 신호를 연결하는 방법
7. 신호선의 안쪽으로 최대한 이동한다
표면의 고주파 신호선은 비교적 큰 전자기 복사를 일으키기 쉽고 외부 전자기 복사나 요소의 방해를 받기 쉽다.고주파 신호선을 전원과 지선 사이에 연결하면 전원과 하층에서 발생하는 복사가 전자파에 흡수된다.
클럭 신호 연결 요구 사항
디지털 회로 설계에서 시계 신호는 높은 상태와 낮은 상태 사이에서 진동하는 신호로 회로의 성능을 결정합니다.시계 회로는 디지털 회로에서 중요한 위치를 차지하는 동시에 전자 복사의 주요 원천이기도 하다.PCB 레이아웃 시 클럭 처리 방법도 특히 주의해야 한다.처음부터 시계 트리를 명확히 하고 다양한 시계 간의 관계를 명확히 하여 배선할 때 더욱 잘 처리할 수 있도록 하였다.또한 클럭 신호는 EMC 설계에서 어려운 경우가 많으므로 EMC 테스트 지표가 필요한 프로젝트에 특히 주의해야 합니다.
일반적인 임피던스 제어 및 클럭 라인의 길이에 대한 요구 사항 외에도 다음 사항에 유의해야 합니다.
1.클럭 신호에 가장 적합한 케이블 레이어를 선택하십시오.
2.가능한 한 클럭 신호의 파티션을 건너뛰지 말고, 파티션 영역을 따라 경로설정하지 마십시오.
3. 클럭 신호와 다른 신호 사이의 거리를 주의하십시오. 최소 3W입니다.
4. EMC 가 요구하는 설계의 경우 회선이 긴 경우 가능한 한 내부 배선을 선택해야 합니다.
5. 시계 신호의 끝 연결에 주의하십시오.
6. 데이지 체인 구조를 사용하여 클럭 신호를 전송하지 말고 별모양 구조를 사용하여 모든 클럭 부하가 클럭 전원 드라이브에 직접 연결됩니다.
7. 트랜지스터 발진기에 연결된 입력/출력 단자의 모든 도선은 가능한 한 짧아야 소음 방해와 트랜지스터에 대한 용량 분포의 영향을 줄일 수 있다.
8. 트랜지스터 접지선은 가능한 한 가장 넓고 가장 짧은 도선으로 설비에 연결해야 한다.크리스털 발진기에 가장 가까운 디지털 접지 핀은 구멍을 최소화해야 한다.
9. 디지털 회로에서 일반적인 시계 신호는 빠른 변두리 변화와 높은 외부 교란을 가진 신호이다.따라서 설계에서 시계선은 지선에 둘러싸여 있고 지선을 사용하여 분포용량을 줄여 직렬 교란을 줄여야 한다;고주파 신호 시계의 경우 가능한 한 저압 시계 신호와 포장 방식을 채택하고 접지에 주의해야 한다.구멍 무결성
차분 신호 연결 요구
차동 신호 (그 중 일부는 차동 신호라고도 함) 는 극성이 반대되는 두 개의 동일한 신호를 사용하여 데이터를 전송하며 두 신호의 레벨 차에 따라 결정됩니다.두 신호가 동일한지 확인하려면 경로설정할 때 선가중치와 간격이 일정하지 않은 평행을 유지해야 합니다.
PCB 설계에서 중요한 신호를 라우팅하는 방법
회로 기판에서 차분적 선은 길이가 같고 너비가 같으며 가깝고 같은 수평에 있는 두 선이어야 한다.
1.등장: 등장은 두 노선의 길이가 가능한 한 길어야 한다는 것을 의미하며, 두 차분 신호가 항상 상반된 극성을 유지해야 한다.공통 모드 어셈블리를 줄입니다.
2.등폭 등거리: 등폭은 두 신호의 흔적선 너비가 같아야 한다는 것을 의미하며, 등거리는 두 선 사이의 거리가 일정하고 평행해야 한다는 것을 의미한다.
알림: 가능한 한 시계 신호, 고주파 신호, 민감한 신호 등 핵심 신호에 전용 배선층을 제공하여 루프 면적을 최소화합니다.차단과 안전거리 증가 등의 방법을 사용하여 신호의 질을 확보한다.