궤적이 올바르게 종료되지 않은 경우 (끝 일치) 드라이브의 신호 펄스가 수신 포트에 반사되어 예기치 않은 영향을 미치고 신호 아웃라인이 왜곡됩니다.왜곡이 매우 뚜렷할 경우 각종 오류와 설계 실패를 초래할 수 있습니다.이와 동시에 왜곡신호는 소음에 대한 민감성이 증가되여 설계에 실패하게 된다.이러한 상황을 충분히 고려하지 않으면 EMI가 크게 증가하여 설계 결과뿐만 아니라 전체 시스템의 장애를 초래할 수 있습니다.
반사 신호의 주요 원인은 접선이 너무 길기 때문입니다.송전선로가 일치하지 않습니다.너무 큰 커패시터나 센싱과 임피던스가 일치하지 않습니다.
PCB 기술 가이드
지연 및 타이밍 오류
신호 지연과 타이밍 오차는 신호가 논리 레벨의 높은 임계값과 낮은 임계값 사이에서 변경될 때 신호가 일정 기간 동안 점프하지 않는다는 것입니다.과도한 신호 지연은 타이밍 오류와 장치 기능의 혼란을 초래할 수 있습니다.
수신기가 여러 개인 경우 일반적으로 문제가 발생합니다.회로 설계자는 설계의 정확성을 보장하기 위해 열악한 조건에서의 시간 지연을 결정해야 합니다.신호 지연의 원인: 드라이브가 과부하되고 케이블이 너무 깁니다.
논리 레벨 임계값을 여러 번 초과하는 중 오류 발생
점프하는 동안 신호가 논리 레벨 임계값을 여러 번 초과하여 이러한 유형의 오류를 일으킬 수 있습니다.여러 차례 논리 레벨 임계값 오차를 뛰어넘는 것은 신호 진동의 특수한 형식이다. 즉, 신호 진동은 논리 레벨 임계값 부근에서 발생하여 논리 기능의 문란을 초래할 수 있다.신호를 반사하는 원인은 접선이 길고 전송선이 완성되지 않았으며 용량이나 감전이 너무 크고 임피던스가 일치하지 않았기때문이다.