I: phénomène d'économie de coûts I: la valeur de résistance de ces résistances pull - up / pull - down n'a pas d'importance, alors choisissez l'entier 5K. Commentaire: il n'y a pas de valeur de résistance 5K sur le marché, la plus proche étant 4,99k (précision de 1%), suivie de 5,1k (précision de 5%), qui coûte 4 fois et 2 fois plus cher que 4,7k (précision de 20%). Les résistances de précision à 20% ont des valeurs de résistance de seulement 1, 1,5, 2,2, 3,3, 4,7, 6,8 (y compris un multiple entier de 10); De même, le condensateur de précision à 20% n'a que les valeurs indiquées ci - dessus. Si vous choisissez d'autres types de valeurs, vous devez utiliser une plus grande précision et le coût double plusieurs fois, mais cela ne vous apportera aucun avantage. Phénomène 2: quelle couleur choisir pour les voyants sur le panneau? Je pense que le bleu est plus spécial, alors choisissez - le pour commenter: d'autres rouges, verts, jaunes, oranges et d'autres couleurs, grandes et petites (moins de 5mm), ont mûri pendant des décennies et coûtent généralement moins de 5 Mauves, tandis que le bleu est quelque chose qui a été inventé au cours des trois ou quatre dernières années. La maturité technique et la stabilité de l'approvisionnement sont médiocres, mais le prix est quatre ou cinq fois plus élevé. Actuellement, l'indicateur bleu n'est utilisé que lorsque d'autres couleurs ne peuvent pas être remplacées, par exemple pour afficher un signal vidéo en attente. Phénomène 3: ce point logique peut également être construit avec le circuit de la porte 74xx, mais il est trop terreux, donc avec le CPLD, il semble plus haut de gamme commentaires: le circuit de la porte 74xx est seulement quelques centimes, le CPLD est au moins quelques dizaines de dollars, (Gal / PAL est seulement Quelques dollars, mais la société ne recommande pas). Sans parler de la multiplication par n des coûts, qui ajoute également plusieurs fois la charge de travail à la production et à la documentation. Phénomène quatre: nos systèmes sont si exigeants que mem, CPU, FPGA et toutes les puces doivent choisir le plus rapide. Commentaire: toutes les parties d'un système à haute vitesse ne fonctionnent pas à grande vitesse, et le prix double presque à chaque niveau d'augmentation de la vitesse de l'appareil, ce qui a également un impact négatif important sur les problèmes d'intégrité du signal. Phénomène V: la conception de PCB de telles cartes n'est pas très exigeante, il suffit d'utiliser des fils plus fins et de les organiser automatiquement.commentaire: le câblage automatique occupera inévitablement une plus grande surface de carte PCB, tout en créant beaucoup plus de trous que le câblage manuel.dans les produits de grande quantité, les fabricants de PCB considèrent les facteurs de réduction des prix, en plus des facteurs commerciaux, il y a la largeur de ligne et les ponts de câbles. Le nombre de trous affecte respectivement le rendement du PCB et la quantité consommée par le foret, économisant ainsi les coûts des fournisseurs et trouvant la raison de la baisse de prix. Phénomène six: tant que le programme est stable, le Code est plus long et moins efficace n'est pas un commentaire clé: la vitesse du processeur et l'espace mémoire coûtent de l'argent. Si vous passez quelques jours de plus à écrire du Code pour améliorer l'efficacité de votre programme, les économies réalisées en réduisant la fréquence du processeur et la capacité de mémoire en valent certainement la peine. La conception du CPLD / FPGA est similaire. Deux: phénomène de conception à faible consommation d'énergie un: notre système est alimenté par 220V, nous n'avons donc pas besoin de nous soucier de la consommation d'énergie. Commentaire: la conception à faible consommation d'énergie n'est pas seulement conçue pour économiser de l'énergie, mais elle a plus d'avantages: elle réduit le coût du module d'alimentation et du système de refroidissement, ainsi que les interférences dues au rayonnement électromagnétique et au bruit thermique dus à la réduction du courant. À mesure que la température de l'appareil diminue, la durée de vie du dispositif s'allonge en conséquence (la température de fonctionnement du dispositif semi - conducteur augmente de 10 degrés et la durée de vie est réduite de moitié) phénomène II: ces signaux de bus sont tous tirés par des résistances, je me sens donc plus rassuré par le commentaire: il existe de nombreuses raisons pour lesquelles les signaux doivent être tirés vers le haut et vers le bas, mais pas tous. Les résistances pull - up et pull - down tirent un signal d'entrée simple avec un courant inférieur à quelques dizaines de microampères, mais lorsqu'un signal de commande est tiré, le courant atteindra l'ordre du milliampère. Les systèmes actuels ont généralement des données d'adresse de 32 bits chacun, et si le bus d'isolation 244 / 245 et d'autres signaux sont tirés vers le haut, ces résistances consommeront quelques watts de consommation d'énergie (n'utilisez pas le concept de 80 cents par kWh pour gérer ces quelques watts de consommation d'énergie). Phénomène 3: que faire avec ces ports d'E / s inutilisés pour CPU et FPGA? Laissez - le vide d'abord et j'y reviendrai plus tard. Remarque: si un port d'E / s inutilisé reste flottant, il peut devenir un signal d'entrée pour des oscillations répétées en raison d'une petite interférence extérieure, et la consommation d'énergie d'un dispositif MOS dépend essentiellement du nombre de retournements du circuit de grille. S'il est tiré, chaque broche aura également un courant de microampère, donc la meilleure chose à faire est de le régler sur la sortie (bien sûr, aucun autre signal avec pilote ne peut être connecté à l'extérieur) phénomène 4: il y a tellement de portes à manquer dans ce FPGA, donc vous pouvez laisser libre cours aux commentaires: la consommation d'énergie du fgpa est proportionnelle au nombre de déclencheurs utilisés et au nombre de déclencheurs. Ainsi, la consommation d'énergie d'un même type de FPGA peut varier d'un facteur de 100 sur différents circuits et à différents moments. Minimiser le nombre de déclencheurs utilisés pour les retournements à grande vitesse est un moyen fondamental de réduire la consommation d'énergie d'un FPGA. Phénomène V: la consommation d'énergie de ces petites puces est faible, il n'est donc pas nécessaire d'en tenir compte. Remarque: les puces internes moins complexes sont difficiles à déterminer. Il est principalement déterminé par le courant sur la broche. Abt16244 consomme moins de 1 ma sans charge, mais son indicateur est par broche. Il peut piloter une charge de 60 milliampères (par exemple en adaptant une résistance de quelques dizaines d'ohms), c'est - à - dire que la consommation électrique maximale pour une charge complète peut atteindre 60 * 16 = 960 milliampères. Bien sûr, seul le courant d'alimentation est si grand que la chaleur tombera sur la charge. Phénomène six: la mémoire a tant de symboles de contrôle