Pour la conception de carte de copie de PCB de la carte mère, le routage de différents types de signaux est la partie à laquelle il faut prêter attention. En raison du grand nombre de types de signaux conçus sur la carte mère, diverses traces de signaux ont des spécifications et des exigences différentes pour assurer la précision et la faisabilité de la conception de la carte mère, Il est nécessaire de connaître en profondeur les traces des différents signaux. Ici, nous Détaillons pour vous les spécifications de câblage et les exigences pour les types de signaux courants dans la conception de la carte mère.
1, câblage CPU: le câblage du CPU est généralement 5 / 10. L'espacement des lignes de contrôle devrait être légèrement plus grand, environ 20 mils. < 1 > lignes de données (0 - 63) 64 < 2 > lignes d'adresse (3 - 31) Req (0 - 4), etc. < 3 > lignes de contrôle (généralement réparties entre les lignes de données et les lignes d'adresse) Lorsque les lignes de données sont routées, toutes les 16 lignes sont regroupées et fonctionnent sur la même couche. (0 - 15) (16 - 31) (32 - 47) (48 - 63), chaque groupe se voit attribuer 2 - 3 lignes de contrôle. Lorsque les lignes d'adresse sont routées, toutes les 16 lignes sont regroupées et fonctionnent sur la même couche. La différence est que les lignes d'adresse ne vont pas de (3 - 31) à (0 - 2). Généralement divisé en 2 groupes, < 1 > (3 - 16) plus 5 lignes req, 18 < 2 > (17 - 31) 16 pièces; Lorsque le signal CPU est acheminé, il doit être séparé des autres signaux, tels que le signal DDR, en utilisant une ligne GNd de 20 à 30 mil pour faciliter l'utilisation du signal GNd interne sous via et jouer le rôle de mise à la terre.2, signal DDR: en plus de la ligne de commande, la ligne DDR est généralement une ligne de commande 5 / 10 pour maintenir un espacement de ligne de 20 mil. Comme les CPU, il est principalement divisé en trois catégories: < 1 > lignes de données (0 - 63) 64 lignes < 2 > lignes d'adresse (0 - 13) Il y a quelques lignes de signal d'adresse d'autres noms, < 3 > lignes de contrôle (généralement réparties entre les lignes de données et Les lignes d'adresse) Lorsque les lignes de données sont routées, toutes les 8 lignes sont un groupe, plus 2 lignes de contrôle DQM et dqs vont ensemble à la même couche. Les principales méthodes de regroupement sont: MD (0 - 7) plus dqm0 dqs0md (8 - 15) plus dqm1 dqs 1md (16 - 23) plus dqm2 dqs 2md (24 - 31) plus dqm3 dqs 3md (32 - 39) plus dqm4 dqs 4md (40 - 47) plus dqm5 dqs 5md (48 - 55) plus dqm6 dqs 6md (56 - 63) plus dqm7 dqs 7 les lignes d'adresse sont aussi proches que possible; De plus, il y a 3 paires de lignes Clk dans la section DDR. S'il s'agit d'un DDR à deux canaux, il existe 6 paires de lignes Clk. Le Clk doit être apparié et maintenu à au moins 20 mils des autres signaux. DDR comme CPU, devrait également être séparé des autres signaux avec 20 - 30mil signal GNd, principalement CPU et AGP signal 3, signal Clk: le signal Clk est un signal important dans la carte mère, généralement la taille est la suivante: < 1 > 200 trillions < 200 trillions < 3 > 66 trillions < 4 > 48 trillions < 5 > 16 trillions
Ci - dessus est une introduction aux différentes exigences et techniques de routage de signal pour la conception de carte de réplication PCB. IPCB fournit également des fabricants de PCB et des technologies de fabrication de PCB.