Why do high-speed PCBs need equal-length wiring?
относительно небольшое количество окон для эффективного создания и обслуживания высокоскоростных сигналов. To keep the data and control signals within the effective window, Разница в длине сопровождения между данными, clock or data, расстояние между контрольными сигналами очень маленькое. The specific allowable deviation can be obtained by calculating the time delay.
На самом деле, in general, последовательный логический сигнал должен соответствовать времени установки и выдержки, и иметь определенный запас. выполнить это условие, длина сигнала может быть не совсем одинаковой. Однако, the actual situation is that for high-speed signals (such as DDR2, DDR3, FSB), it is impossible to know whether the timing meets the setup time and hold time requirements during the design (there are too many influencing factors, including the internal wiring and capacitance of the chip). The delay difference caused by the load must be considered, it is difficult to estimate the actual value through calculation), a controllable delay device must be set inside the chip (the delay is controlled by the register), затем Просканируйте значение Регистра, чтобы попробовать различные задержки. And by observing the signal (look at the waveform directly, and measure the setup and hold time) to determine the delay value to meet the setup time and hold time requirements. Однако, the same type of signal is generally only observed for one or a few of the signal lines. чтобы все сигналы отвечали требованиям времени, Необходимо установить одинаковый тип линии сигнала по длине.
Это высокоскоростной параллельный сигнал. последовательный сигнал для больших скоростей, if they are clocked, часы и последовательные данные также должны отвечать требованиям установки и сохранения времени, so the length must also be controlled.
Хотя некоторые высокоскоростные последовательные сигналы имеют часы, this clock is not used to latch data but a reference clock with a lower frequency. Затем, данные, часы и наклон данных между несколькими каналами становятся более разрозненными, не надо строго ждать. Long, Потому что получающий чип может правильно найти начальный бит каждого канала и использовать PLL для удвоения частоты и фазового сдвига, чтобы заблокировать данные. например, for TMDS signals, разность последовательных данных должна быть строго равна длине, Однако расхождение между данными уменьшается до ++/-20% of the clock cycle. However, in order to avoid unnecessary problems, Вообще говоря, serial signals such as TMDS and PCI-E must have equal lengths between channels, Но допустимое отклонение может быть относительно большим, например 200ps или более.
Our factory is located in China. за десятилетия, Shenzhen has been known as the world's electronics R&D and manufacturing center. Our PCB factory and website are approved by the Chinese government, so you can skip the middlemen and buy products on our website with confidence. Потому что мы прямой завод, this is the reason why 100% of our old customers continue to purchase on ИПБ.
No minimum requirements
You can order as little as 1 PCB from us. We will not force you to buy things you really don't need to save money.
Free DFM
Before you pay in the most timely manner, все заказы будут предоставлены нашими квалифицированными специалистами бесплатно.