относительно проектирование планшетов PCB of the motherboard, маршрутизация различных типов сигналов - часть, на которую необходимо обратить внимание. Since there are many types of signals designed on the motherboard, различные линии сигнализации имеют разные характеристики и требования, to ensure that the motherboard design is accurate and feasible, необходимо глубже понять следы сигналов. Here, мы подробно изложим спецификации и требования к монтажу общих типов сигналов в конструкции основной платы..
1, CPU wiring:
The wiring of the CPU is generally 5/10. The spacing of the control lines should be slightly larger, около 20 миль.
<1>Data lines (0-63) 64 pieces;
<2>Address line (3-31) REQ(0-4) etc.
<3>Control line (generally distributed between the data line and the address line)
When the data lines are routed, Каждая 16 строк сгруппирована и выполняется на одном и том же этаже.
(0-15) (16-31) (32-47) (48-63) and each group distributes 2-3 control lines,
при маршрутизации адресной линии, every 16 lines are grouped together and run on the same layer. The difference is that the Address lines are not from (3-31) before (0-2). разделить на две группы,
<1>(3-16) Add 5 REQ lines, 18;
<2>(17-31) 16 pieces;
When the CPU signal is routed, заземление должно быть отделено от других сигналов с помощью заземления 20 - 30миля, сигнал Разоружение, демобилизация и реинтеграция, to facilitate the use of the inner GND under the VIA and play the role of grounding.
2, DDR signal:
In addition to the Control line, строка DDR обычно составляет 5/10 контрольная линия, чтобы сохранить расстояние между 20 мм. например, процессор, it is mainly divided into the following three categories:
<1>Data line (0-63) 64 lines
<2>Address line (0-13) There are also some address signal lines with other names,
<3>Control line (generally distributed between the data and address lines)
When the Data line is routed, every 8 lines are a group, Добавить две линии Управления DQM и DQS, которые работают на одном и том же этаже. The main grouping methods are:
MD (0-7) add DQM0 DQS0
MD (8-15) plus DQM 1 DQS 1
MD (16-23) plus DQM 2 DQS 2
MD (24-31) plus DQM3 DQS 3
MD (32-39) plus DQM 4 DQS 4
MD (40-47) plus DQM 5 DQS 5
MD (48-55) plus DQM 6 DQS 6
MD (56-63) plus DQM 7 DQS 7
Address lines are all together as much as possible;
In addition, часть DDR содержит 3 - х линий CLK. если это двойной канал DDR, всего 6 - ти часовой линии. часы должны быть спарены, и с другими сигналами поддерживать расстояние не менее 20 мм.
DDR, like the CPU, Следует также использовать заземляющий сигнал 20 - 30миля для разделения с другими сигналами, mainly the CPU and AGP signals
3, CLK signal:
The CLK signal is an important signal in the motherboard, generally as large as the following:
<1>200 trillion
<2>100 trillion
<3>66 trillion
<4>48 trillion
<5>16 trillion
The above is the introduction of various signal routing requirements and techniques for проектирование планшетов PCB. Ipcb также предоставляет Производители PCB and PCB manufacturing technology.