Pembuatan PCB Ketepatan, PCB Frekuensi Tinggi, PCB Berkelajuan Tinggi, PCB Berbilang Lapisan dan Pemasangan PCB.
Kilang perkhidmatan tersuai PCB & PCBA yang paling boleh dipercayai.
Teknik PCB

Teknik PCB - Design stabilisasi jam bagi penukar kelajuan tinggi A/D proofing pcb

Teknik PCB

Teknik PCB - Design stabilisasi jam bagi penukar kelajuan tinggi A/D proofing pcb

Design stabilisasi jam bagi penukar kelajuan tinggi A/D proofing pcb

2021-11-09
View:571
Author:Jack

Dalam tahun-tahun terakhir, kajian asing tentang penukar kelajuan tinggi A/D telah menjadi yang paling aktif, dan beberapa struktur yang diperbaiki telah muncul dalam struktur Flash as as [2], seperti struktur sirkuit subranging (seperti struktur setengah-flash, Pipelined, Multistage struktur, Multistep struktur). Sebenarnya, ia adalah struktur sirkuit yang terdiri dari struktur sirkuit Flash berbilang dan sirkuit fungsi lain dalam bentuk yang berbeza. Struktur ini boleh mengembalikan kekurangan struktur sirkuit Flash asas dan adalah penukar A/D kelajuan tinggi, resolusi tinggi. Jenis struktur ini secara perlahan-lahan menggantikan struktur SAR dan integral yang lama, dan juga ada jenis struktur sirkuit bit per tahap. Perbaikan lanjut berdasarkan ia, anda akan mendapat struktur sirkuit yang dipanggil Folding (juga dipanggil struktur Mag Amps) Ini adalah struktur output berantai kod kelabu. Teknik desain sirkuit PCB ini adalah pembangunan penyukar kelajuan tinggi, resolusi tinggi, dan prestasi tinggi A/D. Memain peran positif dalam promosi.

Pengesahan PCB

Selain itu, dalam teknologi rancangan sirkuit penukar A/D resolusi tinggi, struktur sirkuit Σ-Î' kini adalah teknologi rancangan sirkuit yang sangat popular. Struktur sirkuit ini tidak hanya digunakan dalam penyukar kelajuan rendah resolusi tinggi atau kelajuan-tengah A/D. Akan secara perlahan-lahan menggantikan struktur sirkuit SAR dan integral, dan struktur ini bergabung dengan struktur saluran paip, dijangka untuk mencapai resolusi yang lebih tinggi, dan penukar kelajuan A/D yang lebih tinggi. Dengan pengembangan terus menerus dan peningkatan prestasi sistem elektronik dalam senjata dan peralatan di era baru, kompleksiti sistem elektronik juga meningkat. Untuk memastikan kemampuan dan prestasi pengumpulan data, maklum kawalan, dan pemprosesan digital sistem elektronik, sistem elektronik tentera modern Keperlukan untuk penukar A/D juga semakin tinggi dan tinggi, terutama untuk sistem komunikasi data tentera dan sistem pengambilan data. Permintaan penukar A/D kelajuan tinggi dan resolusi tinggi meningkat. Sirkuit stabilisasi bulan kerja jam digunakan sebagai kelajuan tinggi, Unit inti penukar A/D dengan ketepatan tinggi bermain peran penting dalam prestasi nisbah isyarat-bunyi (SNR) dan bit efektif (ENOB). Oleh itu, diperlukan untuk memastikan penukar kelajuan tinggi, ketepatan tinggi A/D Untuk prestasi, diperlukan untuk memastikan bahawa jam sampel dan pengekodan mempunyai siklus tugas yang sesuai dan kecemasan kecil. Oleh itu, sangat diperlukan untuk melakukan penyelidikan pada sirkuit stabilisasi bulan kerja jam. Kerana sirkuit stabilisasi bulan kerja jam adalah unit inti penukar kelajuan tinggi, ketepatan tinggi A/D, dan hampir tiada produk dengan sirkuit stabilisasi bulan kerja jam terpisah, ia hanya dilaporkan dalam penukar kelajuan tinggi, ketepatan tinggi A/D. Berbanding dengan produk syarikat-syarikat lain, produk ADI boleh meningkatkan prestasi pengumpulan sampel terutamanya kerana peningkatan sirkuit DCS (penytabilan siklus tugas). Sirkuit DCS bertanggungjawab untuk mengurangi kegelisahan isyarat jam, dan masa pengumpulan bergantung pada jam. Isyarat, sirkuit DCS terdahulu dari pelbagai syarikat hanya boleh mengawal kegelisahan kepada kira-kira 0.25ps, sementara produk baru prestasi tinggi AD9446 dan LTC2208 boleh mengurangkan kegelisahan kepada kira-kira 50fs. Secara umum, mengurangi gelisah boleh meningkatkan SNR, dengan itu meningkatkan resolusi efektif (ENOB: bilangan bit efektif), dan boleh mencapai kadar pengumpulan lebih dari 100Msps semasa mencapai nombor kuantisasi 16-bit. Jika kadar pengumpulan meningkat tanpa mengawal gelisah, ENOB akan dikurangkan dan resolusi yang diinginkan tidak dapat dicapai. Ia mustahil untuk meningkatkan bilangan bit kuantisasi. Dengan pembangunan penukar A/D prestasi tinggi, sirkuit DCS boleh berkembang dalam arah kelajuan yang lebih tinggi, kurang gelisah dan kestabilan. Jadual 1 senaraikan tugas jam dalam penukar A/D asing. Penunjuk teknik utama dan parameter sirkuit stabil. Sebenarnya, sejauh ini, kegelisahan 60f AD telah menjadi yang paling kecil. Sekarang ketagihan terbuka biasanya dikawal pada kira-kira 1 ps, dan ketagihan yang lebih tinggi daripada nombor ini atau bahkan puluhan ps sebenarnya sedikit penting. Kaedah realisasi sirkuit stabilisasi jam pengujian PCB Dari situasi penyelidikan semasa di rumah dan di luar negeri, sirkuit jam yang digunakan untuk stabilisasi kelajuan tinggi ADC adalah terutamanya gelung terkunci fasa (gelung terkunci fasa, PLL). Sistem terkunci fasa pada dasarnya adalah sistem kawalan fasa loop tertutup. Letakkan saja, ia adalah sirkuit yang boleh menyegerakkan isyarat output dengan isyarat in put dalam terma frekuensi dan fasa, iaitu, selepas sistem memasuki keadaan terkunci (atau keadaan disegerakkan), perbezaan fasa antara isyarat output bagi oscillator dan isyarat input adalah sifar atau tetap konstan. Kerana gelung terkunci fasa mempunyai banyak ciri-ciri yang baik, ia boleh digunakan secara luas dalam generasi dan distribusi jam prosesor prestasi tinggi, sintesis frekuensi sistem dan konversi, dan pengesan penyesuaian frekuensi automatik, ekstraksi penyesuaian bit dalam komunikasi digital, kunci fasa, pendaraban frekuensi kunci fasa dan pembahagian frekuensi, dll Sebenarnya, PLL terutamanya menggunakan pengesan fasa dan penapis untuk mengawasi isyarat jam balas balik dan isyarat jam input, dan kemudian menggunakan perbezaan tenaga yang dijana Kawal oscilator kawal tenaga untuk menghasilkan isyarat yang sama dengan jam input, dan akhirnya mencapai tujuan penguncian frekuensi. Fungsi DLL adalah untuk sisipkan denyut lambat diantara jam input dan jam balas sehingga pinggir naik dua jam disesuaikan, dan Apabila penyegerakan dicapai, apabila pinggir denyut jam input dan pinggir denyut balas disesuaikan, gelung lambat fasa-kunci pada cip boleh dikunci. Selepas jam dikunci, sirkuit tidak lagi disesuaikan dan tiada perbezaan antara dua jam. Dengan cara ini, gelung terlambat fasa-kunci pada cip menggunakan jam output DLL untuk membalas lambat masa disebabkan oleh rangkaian distribusi jam, dengan demikian berkesan memperbaiki sumber dan muatan jam. Lambat masa antara. Pertama-tama, garis lambat adalah kurang bunyi daripada oscillator. Ini kerana titik penyesuaian sifar yang rosak dalam bentuk gelombang hilang pada akhir garis lambat, dan ia berputar semula dalam sirkuit oscillator, yang menghasilkan lebih Kedua, masa lambat akan diubah dengan cepat dalam perubahan tegangan kawalan dalam DLL, iaitu, fungsi pemindahan adalah sama dengan pendapatan KBCDL bagi VCDL. Secara singkat, oscilator yang digunakan dalam PLL mempunyai ketidakstabilan dan fasa ofset Akumulasi, apabila jam kompensasi secara terpisah menyebabkan lambat masa dalam rangkaian, ia cenderung untuk mengurangkan prestasi PLL. Oleh itu, kestabilan

Sistem ujian papan PCB akan mempunyai idea reka-reka PCB baru, mengadopsi sistem ujian automatik berdasarkan bas USB dan idea reka-reka instrumen maya, memberikan permainan penuh kepada peran komputer, dan menggantikan idea instrumen tradisional dengan komputer sebanyak mungkin, dengan itu mengurangkan volum instrumen sendiri mengurangkan kos pembangunan, Dengan demikian meningkatkan efisiensi pembangunan. Selepas pertukaran D/A, isyarat panas analog yang diperlukan untuk ujian dilaksanakan pada sistem ujian, dan kemudian sirkuit ujian dihantar ke matriks tukar melalui bas ujian. Matriks tukar disambung ke matriks tukar dan dikawal oleh mikroprosesor untuk menyalakan dan matikan. Papan PCB ujian ditetapkan pada katil jarum, isyarat kegembiraan dilaksanakan pada kedudukan yang sepadan papan sirkuit cetak, balasan diukur oleh sirkuit ujian, dan kuantiti analog yang dikumpulkan dihantar ke kawalan inti. Selepas pertukaran A/D, kuantiti digital yang sepadan diberi makan semula oleh perisian pada mesin PCB dan diproses oleh mesin PCB untuk menentukan sama ada papan PCB berkwalifikasi.