Pembuatan PCB Ketepatan, PCB Frekuensi Tinggi, PCB Berkelajuan Tinggi, PCB Berbilang Lapisan dan Pemasangan PCB.
Kilang perkhidmatan tersuai PCB & PCBA yang paling boleh dipercayai.
Teknik PCB

Teknik PCB - Apa masalah asas desain pcb untuk memahami

Teknik PCB

Teknik PCB - Apa masalah asas desain pcb untuk memahami

Apa masalah asas desain pcb untuk memahami

2021-10-24
View:505
Author:Downs

1. Bagaimana untuk memilih alat EDA?

Dalam perisian desain PCB semasa, analisis panas bukan titik yang kuat, jadi ia tidak disarankan untuk menggunakannya. Untuk fungsi lain 1.3.4, anda boleh pilih PADS atau Cadence. Pertunjukan biaya bagus. Pemula dalam rancangan PLD boleh guna persekitaran terintegrasi yang disediakan oleh pembuat cip PLD, dan boleh guna alat titik tunggal bila merancang lebih dari satu juta gerbang.

2. Sila cadangkan perisian EDA yang sesuai untuk pemprosesan dan penghantaran isyarat kelajuan tinggi.

Untuk desain sirkuit konvensional, PADS INNOVEDA sangat baik, dan terdapat perisian simulasi yang sepadan, dan jenis desain ini sering memegang 70% aplikasi. Apabila melakukan rancangan sirkuit kelajuan tinggi, sirkuit hibrid analog dan digital, penyelesaian menggunakan Cadence sepatutnya perisian dengan prestasi dan harga yang lebih baik. Sudah tentu, prestasi Mentor masih sangat baik, terutama pengurusan aliran rancangannya harus menjadi yang terbaik. (Wang Sheng, Ahli Teknik Datang Telecom)

3. Penjelasan makna setiap lapisan papan PCB

Topoverlay ---- Nama peranti atas, juga dipanggil layar sutra atas atau legenda komponen atas, seperti R1 C5,

IC10.bottomoverlay----sama dengan pelbagai lapisan---- jika anda merancang papan 4 lapisan, anda meletakkan pad bebas atau melalui, takrifkannya sebagai pelbagai lapisan, maka pad akan muncul secara automatik pad a 4 lapisan, jika anda hanya takrifkannya sebagai lapisan atas, maka pad akan muncul hanya pada lapisan atas.

papan pcb

4. Aspek apa yang patut diperhatikan dalam rancangan PCB frekuensi tinggi, penghalaan dan bentangan di atas 2G?

PCB frekuensi tinggi di atas 2G milik rancangan sirkuit frekuensi radio dan tidak berada dalam skop diskusi rancangan sirkuit digital kelajuan tinggi. Bentangan dan penghalaan sirkuit frekuensi radio patut dianggap bersama dengan skema, kerana bentangan dan penghalaan akan menyebabkan kesan distribusi. Selain itu, beberapa komponen pasif dalam rancangan sirkuit frekuensi radio diselesaikan melalui definisi parameterisasi dan foil tembaga bentuk istimewa. Oleh itu, alat EDA diperlukan untuk menyediakan peranti parametrik dan menyunting foil tembaga bentuk istimewa. Stesen dewan Mentor mempunyai modul reka RF istimewa yang boleh memenuhi keperluan ini. Lagipun, rancangan RF umum memerlukan alat analisis sirkuit RF khusus. Yang paling terkenal dalam industri adalah eesoft Agilent, yang mempunyai antaramuka yang baik dengan alat Mentor.

5. Untuk rancangan PCB frekuensi tinggi di atas 2G, peraturan apa yang patut diikuti untuk rancangan microstrip?

Rancangan garis microstrip RF memerlukan alat analisis medan 3D untuk mengekstrak parameter garis transmisi. Semua peraturan patut dinyatakan dalam alat ekstraksi medan ini.

6. Untuk PCB dengan semua isyarat digital, terdapat sumber jam 80MHz di papan. Selain penggunaan mata wayar (grounding), untuk memastikan kapasitas pemacu yang cukup, apa jenis sirkuit patut digunakan untuk perlindungan?

Untuk memastikan kemampuan memandu jam, ia tidak sepatutnya diselesaikan melalui perlindungan, dan cip memandu jam biasanya digunakan. Kebimbangan umum tentang kemampuan pemacu jam disebabkan muatan jam berbilang. Adop jam untuk memandu cip, ubah satu isyarat jam ke beberapa, adop sambungan titik ke titik. Apabila memilih cip pemacu, selain memastikan ia pada dasarnya sepadan dengan muatan, pinggir isyarat memenuhi keperluan (biasanya jam adalah isyarat yang sah pinggir). Bila menghitung masa sistem, lambat jam dalam cip pemacu patut dihitung.

7. Jika papan isyarat jam terpisah digunakan, jenis antaramuka apa yang biasanya digunakan untuk memastikan penghantaran isyarat jam kurang terpengaruh?

Semakin pendek isyarat jam, semakin kecil kesan garis penghantaran. Penggunaan papan isyarat jam terpisah akan meningkatkan panjang kawat isyarat. Dan bekalan kuasa pendaratan papan tunggal juga masalah. Jika penghantaran jarak jauh diperlukan, isyarat berbeza disarankan. Isyarat LVDS boleh memenuhi keperluan kemampuan pemacu, tetapi jam anda tidak terlalu cepat dan ia tidak perlu.

8. 27M, garis jam SDRAM (80M- 90M). Harmonik kedua dan ketiga garis jam ini hanya dalam band VHF, dan gangguan akan besar selepas frekuensi tinggi masuk dari hujung penerimaan. Selain memperpendek panjang garis, apa lagi kaedah baik yang ada?

Jika harmonik ketiga besar dan harmonik kedua kecil, ia mungkin kerana siklus tugas isyarat adalah 50%, kerana dalam kes ini, isyarat tidak mempunyai harmonik. Pada masa ini, anda perlu mengubah siklus tugas isyarat. Selain itu, jika ia adalah isyarat jam tidak arah, serangkaian sumber terminal biasanya digunakan. Ini boleh menekan refleksi sekunder, tetapi tidak akan mempengaruhi kadar tepi jam. Nilai sumber yang sepadan boleh dicapai menggunakan formula di bawah.

9. Dalam bentangan dan desain PCB, apa struktur topologi jejak?

Topologi, dan sebahagian juga dipanggil perintah laluan. Untuk perintah laluan rangkaian sambungan berbilang-port.

10. Bagaimana untuk menyesuaikan topologi laluan untuk meningkatkan integriti isyarat?

Arah isyarat rangkaian ini lebih rumit, kerana bagi isyarat satu arah, dua arah, dan jenis aras yang berbeza isyarat, pengaruh topologi berbeza, dan sukar untuk mengatakan yang topologi berguna untuk kualiti isyarat. Dan apabila melakukan pre-simulasi, topologi yang digunakan adalah sangat memerlukan pada jurutera, memerlukan pemahaman prinsip sirkuit, jenis isyarat, dan bahkan kesulitan kabel.