Pembuatan PCB Ketepatan, PCB Frekuensi Tinggi, PCB Berkelajuan Tinggi, PCB Berbilang Lapisan dan Pemasangan PCB.
Kilang perkhidmatan tersuai PCB & PCBA yang paling boleh dipercayai.
Berita PCB

Berita PCB - Guna keterangan parametrik untuk desain PCB

Berita PCB

Berita PCB - Guna keterangan parametrik untuk desain PCB

Guna keterangan parametrik untuk desain PCB

2021-11-03
View:463
Author:Kavie

Pada hari ini, faktor yang dianggap dalam rancangan PCB semakin kompleks, seperti jam, percakapan salib, impedance, pengesan, proses penghasilan, dll., yang sering membuat perancang mengulangi banyak kerja seperti bentangan, pengesahan, dan pemeliharaan. Editor ketat parameter boleh kumpil parameter ini ke dalam formula, membantu desainer menangani parameter ini lebih baik yang kadang-kadang melawan satu sama lain semasa proses desain dan produksi.

PCB


Dalam tahun-tahun terakhir, keperluan untuk bentangan dan kabel PCB telah menjadi semakin kompleks. Bilangan transistor dalam sirkuit terintegrasi masih meningkat pada kelajuan yang dijangka oleh Hukum Moore, yang membuat peranti lebih cepat dan masa naik setiap pinggir denyut dikurangi, dan bilangan pin juga meningkat. Lebih dan lebih sering 500 hingga 2,000 pin. Semua ini akan membawa masalah ketepatan, jam, dan percakapan salib bila merancang papan PCB.

Beberapa tahun yang lalu, terdapat hanya beberapa nod "kritikal" (net) pada kebanyakan PCB, yang biasanya bermakna bahawa mereka mengalami beberapa keterangan dalam terma impedance, panjang, dan jarak. Penjana PCB biasanya lalui jejak ini secara manual, dan kemudian menggunakan perisian untuk membuat kawalan automatik skala besar seluruh sirkuit. PCB hari ini sering mempunyai 5,000 atau lebih nod, dan lebih dari 50% daripada mereka adalah nod kritik. Kerana tekanan masa ke pasar, kawalan manual tidak lagi mungkin pada masa ini. Selain itu, tidak hanya bilangan nod kritik telah meningkat, tetapi batasan setiap nod juga meningkat.

Hadangan ini terutama disebabkan oleh korelasi parameter dan peningkatan kompleksiti keperluan desain. Contohnya, jarak antara dua jejak mungkin bergantung pada fungsi berkaitan dengan tekanan nod dan bahan papan sirkuit. Masa naik IC digital dikurangkan. Kedua kelajuan jam tinggi dan desain kelajuan jam rendah akan mempunyai kesan. Kerana denyut itu dijana lebih cepat, setup dan tahan masa lebih pendek. Selain itu, lambat sambungan adalah bahagian penting daripada lambat jumlah rancangan sirkuit kelajuan tinggi dan juga sangat penting untuk rancangan kelajuan rendah, dll. Tunggu.

Jika papan sirkuit boleh dirancang lebih besar, sebahagian daripada masalah di atas akan lebih mudah untuk diselesaikan, tetapi perkembangan semasa adalah sebaliknya. Kerana keperluan untuk lambat sambungan dan pakej densiti tinggi, papan sirkuit semakin kecil, menghasilkan rancangan sirkuit densiti tinggi, dan pada masa yang sama, peraturan rancangan miniaturisasi mesti diikuti. Masa naik yang dikurangkan dan peraturan desain miniatur ini telah membuat masalah bunyi saling bercakap semakin terkenal, dan tatangkaan grid bola dan pakej lain densiti tinggi juga akan memperburuk saling bercakap, menukar bunyi, dan lompatan tanah.