Dalam proses desain dan penghasilan papan sirkuit PCB kelajuan tinggi, jurutera perlu mula dengan tetapan kawat dan komponen untuk memastikan papan PCB ini mempunyai integriti penghantaran isyarat yang baik. Dalam artikel hari ini, kami akan memperkenalkan beberapa teknik kabel yang sering digunakan dalam rancangan integriti isyarat PCB untuk jurutera baru, berharap untuk membawa beberapa bantuan untuk kajian dan kerja harian orang baru.
Dalam proses desain papan sirkuit PCB kelajuan tinggi, biaya sirkuit cetak substrat adalah proporsional dengan bilangan lapisan dan kawasan permukaan substrat. Oleh itu, di bawah premis tidak mempengaruhi fungsi sistem dan kestabilan, jurutera patut gunakan sebanyak mungkin lapisan untuk memenuhi keperluan reka sebenar, yang akan mengembangkan ketepatan kawat. Dalam rancangan kabel PCB, semakin besar lebar kabel Fine, semakin kecil selang, semakin besar saling bercakap antara isyarat, dan semakin kecil kuasa transmisi. Oleh itu, pemilihan saiz jejak mesti mempertimbangkan pelbagai faktor.
Dalam proses rancangan PCB, prinsip yang disusun oleh jurutera adalah terutama seperti ini:
Pertama-tama, desainer patut minimumkan bengkok petunjuk diantara pins peranti sirkuit kelajuan tinggi semasa proses kabel, dan guna 45? garis melipat untuk mengurangi refleksi luaran dan sambungan antara satu sama lain isyarat frekuensi tinggi.
Kedua, apabila melaksanakan operasi kabel papan PCB, desainer cuba untuk pendek pemimpin diantara pins peranti sirkuit frekuensi tinggi dan pertukaran antar lapisan pemimpin diantara pins sebanyak yang mungkin. Jejak isyarat digital frekuensi tinggi sepatutnya sejauh mungkin dari sirkuit analog dan sirkuit kawalan.
Selain tindakan pencegahan untuk kabel PCB yang disebutkan di atas, jurutera juga perlu berhati-hati bila berurusan dengan isyarat berbeza. Kerana isyarat perbezaan mempunyai amplitud yang sama dan arah yang sama, medan magnetik yang dijana oleh dua garis isyarat membatalkan satu sama lain keluar, yang boleh mengurangkan EMI secara efektif. Penjarakan garis perbezaan sering menyebabkan perubahan dalam impedance perbezaan, dan ketidakkonsistensi impedance perbezaan akan mempengaruhi integriti isyarat. Oleh itu, dalam kabel perbezaan sebenar, perbezaan panjang antara dua garis isyarat isyarat perbezaan mesti dikawal pada masa pinggir naik isyarat. Dalam 20% panjang elektrik. Jika syarat membenarkan, kawat perbezaan mesti memenuhi prinsip kembali ke belakang dan berada dalam lapisan kawat yang sama. Dalam tetapan ruang baris kawat berbeza, jurutera perlu pastikan ia sekurang-kurangnya sama dengan atau lebih daripada 1 kali lebar baris. Jarak antara jejak perbezaan dan garis isyarat lain sepatutnya lebih besar daripada tiga kali lebar garis.