Pembuatan PCB Ketepatan, PCB Frekuensi Tinggi, PCB Berkelajuan Tinggi, PCB Berbilang Lapisan dan Pemasangan PCB.
Kilang perkhidmatan tersuai PCB & PCBA yang paling boleh dipercayai.
Rancangan Elektronik

Rancangan Elektronik - Capaian desain dan kabel PCB 5 soalan dan jawapan

Rancangan Elektronik

Rancangan Elektronik - Capaian desain dan kabel PCB 5 soalan dan jawapan

Capaian desain dan kabel PCB 5 soalan dan jawapan

2021-10-21
View:553
Author:Downs

1. Pelarasan kawat PCB

Saya ingin bertanya satu soalan: butuh masa untuk menyesuaikan kerana tisu mesin yang tidak puas. Secara umum, kawat manual digunakan. Kebanyakan papan PCB yang digunakan sekarang perlu menggunakan cip dengan ketepatan pin yang lebih tinggi untuk pakej cip, dan dengan bas (ABUS, DBUS, CBUS, dll.), disebabkan frekuensi operasi yang tinggi, petunjuk sepatutnya sebagai pendek yang mungkin Secara semulajadi, garis isyarat tebal dibahagikan secara sama pada kawasan kecil papan.

Saya rasa ia mengambil lebih banyak masa untuk menyesuaikan garis isyarat tebal ini. Satu ialah untuk menyesuaikan jarak antara garis untuk membuat mereka sebaik mungkin. Kerana dalam proses kabel, umumnya perlu mengubah kabel dari masa ke masa. Setiap kali anda mengubahnya, anda perlu mengembalikan ruang setiap garis yang telah diletakkan. Semakin ia pergi ke akhir, semakin ini berlaku. Kedua ialah untuk menyesuaikan lebar baris supaya ia boleh mengakomodasi baris baru ditambah sebanyak yang mungkin dalam lebar tertentu. Secara umum, terdapat banyak bengkok dalam baris, satu bengkok adalah satu seksyen, penyesuaian manual hanya boleh disesuaikan satu per satu, dan ia mengambil masa untuk menyesuaikan.

Jika dalam proses kabel, saya boleh tarik kabel secara manual menurut idea saya, selepas selesai, perisian boleh membantu saya secara automatik menyesuaikan dari dua aspek ini. Atau walaupun kain selesai, jika anda mahu mengubahnya, mengubahnya sekitar, dan kemudian biarkan perisian menyesuaikannya. Walaupun pada akhirnya, saya merasakan perlukan untuk menyesuaikan pakej komponen, iaitu, seluruh kawat perlu disesuaikan dan biarkan perisian melakukannya. Itu akan lebih cepat. Saya gunakan Protel98. Saya tahu perisian ini boleh secara automatik menyesuaikan jarak pakej komponen tetapi bukan ruang baris dan lebar baris. Mungkin beberapa fungsi ini belum tersedia untuk saya, atau ada cara lain. Saya nak tanya di sini.

Jawapan: Lebar baris dan jarak baris adalah dua faktor penting yang mempengaruhi densiti jejak. Secara umum, apabila merancang papan dengan frekuensi operasi yang lebih tinggi, perlu menentukan pengendalian karakteristik jejak sebelum kabel. Dalam kasus tumpukan PCB yang tetap, kemudahan karakteristik akan menentukan lebar baris. Penjarakan garis mempunyai hubungan mutlak dengan saiz perbualan salib (Crosstalk). Jarak garis minimum yang diterima bergantung pada sama ada pengaruh perbualan salib pada lambat masa isyarat dan integriti isyarat diterima. Jarak baris minimum boleh dicapai dengan prasimulasi dengan perisian simulasi. Dengan kata lain, sebelum kabel, lebar baris yang diperlukan dan jarak baris minimum sepatutnya telah ditentukan, dan tidak boleh diubah sesuai dengan kehendak, kerana ia akan mempengaruhi impedance karakteristik dan saling bercakap. Inilah sebabnya kebanyakan perisian kawat EDA tidak mengubah lebar baris dan jarak baris minimum bila melakukan kawat atau penyesuaian automatik. Jika lebar baris dan jarak baris minimum telah ditetapkan dalam perisian kawat, kesehatan penyesuaian kawat bergantung pada kemampuan enjin kawat perisian. Jika anda berminat dengan Expedition syarikat, cuba enjin pembukaan kami,

papan pcb

2. Tentang PCB digital kelajuan tinggi

Boleh saya tanya apa prinsip untuk memilih titik dasar yang betul antara PCB dan kes? Selain itu, jurutera PCB LAYOUT umum sentiasa mengikut GUIDE DESIGN/LAYOUT GUIDELINE. Saya ingin tahu sama ada GUIDE umum adalah jurutera perkakasan/sistem atau jurutera senior PCB? Siapa yang patut bertanggungjawab atas prestasi sistem aras papan?

Jawapan: Prinsip memilih titik dasar penyamaran adalah untuk menggunakan tanah chassis untuk menyediakan laluan impedance rendah untuk semasa mengembalikan dan kawal laluan semasa mengembalikan ini. Contohnya, biasanya di sekitar peranti frekuensi tinggi atau generator jam, skru tetap boleh digunakan untuk menyambung lapisan tanah PCB ke tanah chassis untuk mengurangi kawasan seluruh gelung semasa dan mengurangi radiasi elektromagnetik. Siapa yang patut bertanggungjawab untuk membentuk panduan mungkin mempunyai pengaturan yang berbeza untuk setiap syarikat dalam situasi yang berbeza. Bentuk garis panduan mesti mempunyai pemahaman penuh tentang prinsip operasi seluruh sistem, cip, dan sirkuit untuk bentuk garis panduan yang boleh dicapai yang memenuhi spesifikasi elektrik. Jadi, dari sudut pandang peribadi saya, jurutera sistem perkakasan kelihatan lebih sesuai untuk peranan ini. Sudah tentu, jurutera senior PCB boleh menyediakan pengalaman dalam pelaksanaan sebenar, membuat arah panduan ini lebih baik.

3. Papan litar DEBUG sepatutnya melanjutkan dari aspek tersebut.

Soalan: Selepas papan dirancang dan dihasilkan, aspek mana yang DEBUG patut bermula dengan?

Jawapan: Secara jaringan digital, pertama menentukan tiga perkara dalam tertib:

1. Sahkan bahawa semua nilai bekalan kuasa memenuhi keperluan desain. Beberapa sistem dengan bekalan kuasa berbilang mungkin memerlukan spesifikasi tertentu untuk urutan dan kelajuan bekalan kuasa.

2. Sahkan bahawa semua frekuensi isyarat jam berfungsi dengan betul dan tiada masalah bukan-monotonik pada pinggir isyarat.

3. Sahkan sama ada isyarat reset memenuhi keperluan spesifikasi.

Jika ini normal, cip patut menghantar isyarat siklus pertama. Seterusnya, nyahpepijat mengikut prinsip operasi sistem dan protokol bas.

4.Bagaimana perisian merancang PCB elektronik yang biasanya digunakan memenuhi keperluan anti-gangguan sirkuit?


Q: Perisian merancang PCB jenis apa yang ada sekarang, bagaimana menggunakan PROTEL99 untuk merancang PCB yang memenuhi keperluan anda secara rasional. Contohnya, bagaimana untuk memenuhi keperluan sirkuit frekuensi tinggi, bagaimana untuk mempertimbangkan sirkuit untuk memenuhi keperluan anti-gangguan?


Jawaban: saya tidak mempunyai pengalaman dalam menggunakan Protel, berikut hanya akan membincangkan prinsip desain.

Sirkuit digital frekuensi tinggi terutama mempertimbangkan pengaruh kesan garis trasmis pada kualiti isyarat dan masa. Seperti kontinuiti dan persamaan impedance karakteristik, pemilihan kaedah penghentian, pemilihan kaedah topologi, panjang dan jarak jejak, kawalan skew isyarat jam (atau strob), dll.

Jika peranti telah ditetapkan, kaedah anti-gangguan umum adalah untuk meningkatkan ruang atau tambah jejak pengawal tanah

5. Pertanyaan: Apabila saiz papan sirkuit ditetapkan, jika lebih banyak fungsi perlu diakomodasi dalam desain, ia sering diperlukan untuk meningkatkan ketepatan jejak PCB, tetapi ini boleh meningkatkan gangguan antara satu sama lain jejak, dan pada masa yang sama, jejak terlalu tipis. Supaya impedance tidak boleh dikurangkan, memperkenalkan kemahiran dalam rekaan PCB kelajuan tinggi (>100MHz) padatan tinggi?

Jawapan: Apabila merancang PCB kelajuan tinggi dan densiti tinggi, gangguan salib (gangguan salib) benar-benar memerlukan perhatian istimewa, kerana ia mempunyai kesan besar pada masa dan integriti isyarat. Berikut adalah beberapa titik untuk diperhatikan:

1. Kawal keterusan dan persamaan karakteristik impedance kawat.

2. Saiz jarak jejak. Ruang yang biasa dilihat adalah dua kali lebar baris. Ia mungkin untuk mengetahui pengaruh ruang jejak pada masa dan integriti isyarat melalui simulasi, dan mencari ruang minimum yang boleh diterima. Hasil isyarat cip berbeza mungkin berbeza.

3. Pilih kaedah penghentian yang sesuai.

4. Lupakan dua lapisan bersebelahan dengan arah laluan yang sama, walaupun ada jejak yang meliputi ke atas dan ke bawah, kerana jenis salib ini lebih besar daripada kes jejak bersebelahan pada lapisan yang sama.

5. Guna kunci buta/terkubur untuk meningkatkan kawasan jejak. Namun, biaya penghasilan papan PCB akan meningkat.

Ia benar-benar sukar untuk mencapai paralelisme lengkap dan panjang sama dalam pelaksanaan sebenar, tetapi ia masih perlu untuk melakukannya sebanyak mungkin. Selain itu, penghentian perbezaan dan penghentian mod biasa boleh disimpan untuk mengurangi kesan pada masa dan integriti isyarat.