Pembuatan PCB Ketepatan, PCB Frekuensi Tinggi, PCB Berkelajuan Tinggi, PCB Berbilang Lapisan dan Pemasangan PCB.
Kilang perkhidmatan tersuai PCB & PCBA yang paling boleh dipercayai.
Rancangan Elektronik

Rancangan Elektronik - Kekuatan merancang dan kabel PCB 4 soalan dan jawapan

Rancangan Elektronik

Rancangan Elektronik - Kekuatan merancang dan kabel PCB 4 soalan dan jawapan

Kekuatan merancang dan kabel PCB 4 soalan dan jawapan

2021-10-21
View:578
Author:Downs

Dalam keterampilan PCB Design: keterampilan PCB Design Wiring Questions and Answers, kami memperkenalkan konflik teori, memecahkan masalah integriti isyarat, dan kawalan isyarat berbeza kelajuan tinggi. Teruskan kemaskini di bawah.

1. Pertanyaan: Untuk meningkatkan prestasi anti-gangguan, selain daripada memisahkan tanah analog dan tanah digital dan menghubungkan hanya pada satu titik bekalan kuasa, wayar tanah dan wayar kuasa berkembang, dan saya berharap untuk memberikan beberapa komen dan cadangan yang baik!

Jawapan: Selain pengasingan tanah, juga perhatikan bekalan kuasa bahagian sirkuit analog. Jika bekalan kuasa dikongsi dengan litar digital, lebih baik menambah litar penapis. Selain itu, isyarat digital dan isyarat analog tidak patut ditukar, terutama tidak di seluruh tanah terbahagi (moat).

Kekuatan merancang PCB: ujian kemahiran merancang PCB dan kabel

papan pcb

2. Mengenai masalah pendaratan tembaga di kawasan kosong lapisan isyarat dalam rancangan PCB kelajuan tinggi

Soalan: Dalam rekaan PCB kelajuan tinggi, kawasan kosong lapisan isyarat boleh ditutup tembaga. Jadi, patutkah tembaga dari lapisan isyarat berbilang didarat, atau separuh dari tanah dan separuh bekalan kuasa?

Jawapan: Secara umum, kebanyakan penutup tembaga di kawasan kosong adalah mendarat. Hanya memperhatikan jarak antara tembaga dan garis isyarat apabila melaksanakan tembaga di sebelah garis isyarat kelajuan tinggi, kerana tembaga yang dilaksanakan akan mengurangi pengendalian karakteristik jejak sedikit. Juga berhati-hati untuk tidak mempengaruhi pengendalian karakteristik lapisannya, misalnya dalam struktur garis garis dua.

3. Masalah yang sepadan garis isyarat kelajuan tinggi

Soalan: Dalam bentangan papan kelajuan tinggi (seperti papan induk p4), kenapa garis isyarat kelajuan tinggi (seperti data cpu dan garis isyarat alamat) perlu sepadan? Histeresis) ditentukan oleh faktor apa?

Jawapan: Alasan utama untuk persamaan impedance karakteristik jejak adalah untuk menghindari refleksi disebabkan oleh kesan garis penghantaran kelajuan tinggi daripada mempengaruhi integriti isyarat dan masa penerbangan. Dengan kata lain, jika ia tidak sepadan, isyarat akan diselarang untuk mempengaruhi kualitinya. Julat panjang semua jejak ditetapkan mengikut keperluan masa. Terdapat banyak faktor yang mempengaruhi masa lambat isyarat, dan panjang jejak hanya satu daripada mereka. P4 memerlukan panjang garis isyarat tertentu seharusnya berada dalam julat tertentu. Ia adalah margin masa yang dihitung mengikut mod trasmis (jam biasa atau sumber segerak) yang digunakan oleh isyarat, dan sebahagian dari ralat yang dibenarkan bagi panjang jejak dialokasi.

4. Soalan: Boleh titik ujian secara automatik dijana oleh perisian pada papan cetak densiti tinggi dalam keadaan normal untuk memenuhi keperluan ujian produksi massa? Adakah menambah titik ujian akan mempengaruhi kualiti isyarat kelajuan tinggi?

Jawapan: Secara umum, sama ada titik ujian yang dijana secara automatik oleh perisian memenuhi keperluan ujian tergantung sama ada spesifikasi untuk menambah titik ujian memenuhi keperluan peralatan ujian. Selain itu, jika jejak PCB terlalu padat dan spesifikasi untuk menambah titik ujian relatif ketat, mungkin tidak ada cara untuk menambah titik ujian secara automatik ke setiap segmen baris. Sudah tentu, anda perlu mengisi secara manual tempat untuk diuji. Sama ada ia akan mempengaruhi kualiti isyarat bergantung pada kaedah menambah titik ujian dan seberapa pantas isyarat. Pada dasarnya, titik ujian tambahan (tidak menggunakan pin DIP yang wujud sebagai titik ujian) boleh ditambah ke baris atau ditarik baris pendek dari baris. Yang pertama sama dengan menambahkan kondensator kecil pada garis, sementara yang kedua adalah cabang tambahan. Kedua-dua syarat ini akan mempengaruhi isyarat kelajuan tinggi lebih atau kurang, dan darjah kesan berkaitan dengan kelajuan frekuensi isyarat dan kadar pinggir isyarat. Ukuran kesan boleh diketahui melalui simulasi. Dalam prinsip, semakin kecil titik ujian, semakin baik (tentu saja, ia mesti memenuhi keperluan alat ujian) semakin pendek cabang, semakin baik.