Chính xác sản xuất PCB, PCB tần số cao, PCB cao tốc, PCB chuẩn, PCB đa lớp và PCB.
Nhà máy dịch vụ tùy chỉnh PCB & PCBA đáng tin cậy nhất.
Công nghệ PCB

Công nghệ PCB - Công cụ thiết kế điện thiên PCB

Công nghệ PCB

Công nghệ PCB - Công cụ thiết kế điện thiên PCB

Công cụ thiết kế điện thiên PCB

2021-10-28
View:388
Author:Downs

bảng mạch thiết kế trở nên phức tạp hơn, họ bắt đầu thúc đẩy hiệu suất của phần cứng đã có/kiến trúc nhiên liệu đạt giới hạn. Hiện có bốn người thường dùng bảng mạch Công cụ quản lý. Mặc dù tất cả có thể được dùng để hỗ trợ những thiết kế phức tạp này, họ gần như cần phải nhượng bộ hay thỏa hiệp về khả năng mô phỏng thiết kế, Name, hoặc giá.

Gần đây, loại thứ năm cấu trúc quản lý bảng mạch đã xuất hiện, nó có thể cung cấp hiệu suất cao nhất, an toàn và sự linh hoạt nhất hiện nay, nhưng cũng giảm đáng kể công việc thiết kế và chi phí xây dựng. Bài báo này sẽ thảo luận về kiến trúc mới này, tập trung vào các chức năng quản lý năng lượng mà nó cung cấp.

Xem

Chúng tôi thường chia một bảng mạch into two functional modules (Figure 1)-load management (Payload Management) and hardware management (Hardware Management). Phần lớn bảng mạchs, tài khoản của chức năng nạp trong tổng bộ 897. Vùng PCB (data/cấp điều khiển và/or processor). The rest 10=* to 20 Name is the phần quản lý phần cứng, dùng để giám sát cấp độ cứng/Kiểm soát hay quản gia.

Cho đến gần đây, một kiến trúc thông thái hoàn toàn mới xuất hiện, có khả năng leo thang hơn nhiều kiến trúc khác và có thể được áp dụng với giá sách BOM thấp hơn. Để dễ hiểu hơn về lợi ích của kiến trúc được phân phối, trước tiên chúng tôi bàn bạc cách xây dựng chức năng quản lý nguồn năng lượng của bốn kiến trúc phần cứng thường dùng nhất (hình vẽ 2-5) và sau đó tiếp tục khám phá kiến trúc phân phối.

bảng pcb

Sự so sánh cấu trúc quản lý nguồn nhờ hệ thống điều khiển PLD

Trình quản lý nguồn điện dựa trên CPLD, trong cấu trúc này, các chức năng quản lý nguồn điện được thêm vào hệ thống điều khiển trên boong (CPLD). Chương trình điều khiển siêu tốc bao quát nguồn nhập và tất cả các đường dẫn đầu. Dùng CPLD để thực hiện thuật to án thời gian để tạo ra\ 226; 128; 1288; 153; tín hiệu để nạp điện mạch nạp để tránh thiệt hại hay lỗi logic. Các phần tải có thể tạo ra các tín hiệu logic, như Tín hiệu Reset và Power Good, để đảm bảo rằng các thành phần nạp có thể khởi động khi điện được bật hay dừng khi điện được tắt. Nó cũng có trách nhiệm tạo ra các dãy để ngắt nguồn năng lượng an to àn trong trường hợp lỗi điện bị hỏng hay phát hiện lỗi. PLD rất dễ hỗ trợ các giải pháp hướng dẫn sự kiện và có thể cung cấp các phản ứng riêng biệt cho các tổ hợp thất bại.

Hệ thống quản lý máy tính trung tâm

Với loại thiết kế này, mọi chuỗi năng lượng, chức năng bảo vệ và điều khiển được thực hiện bằng CPLD, thường được viết bằng VHDL hay Verilog.

lợi:

Độ cao:

Độ thiên văn trong cấu trúc làm cho cấu trúc thời gian của CPLD dễ dàng thích nghi với những ứng dụng mới

150; 170; Sử dụng một môi trường thiết kế (Verilog thường dùng) để thực hiện thiết kế

The sự kiện oriented kiến trúc có thể phản ứng khác nhau với các thất bại khác nhau theo một cách linh hoạt

thiếu:

Độ lớn hơn và phức tạp hơn so với các cảng CPLD I/O và tập trung của bảng mạch

Độ chính xác cao độ cao bao nhiêu trong số chúng tôi có thể kiểm soát được bao nhiêu lần kiểm tra một lần nữa.

Độ khẩn cấp cao nhất:

Độ khẩn cấp cao: Trong nhiều trường hợp, loại kỹ sư này không phải là chuyên gia cung cấp năng lượng.

Dùng bộ phận quản lý nguồn điện để đặt bộ quản lý nguồn điện, và sử dụng bộ lau nhà.

Một bộ phận quản lý năng lượng có trách nhiệm giám sát và sắp xếp lại máy chuyển đổi DC của bảng mạch. Bởi vì Bộ phận Quản lý Năng lượng có thể giám sát trực tiếp điện của nguồn cung cấp năng lượng, nó cũng có thể làm các chức năng độ chín và làm từ. Phương pháp bảo hiểm sử dụng quyền năng tốt của nguồn cung cấp năng lượng để tạo ra các tín hiệu điều khiển, trạng thái và quản gia cần thiết.

Những thiết kế này thường sử dụng các công cụ cấu hình dựa vào GUI để xác định chức năng quản lý điện, trong khi cấu trúc của CPLD được xác định bằng VHDL hay Verilog.

lợi:

Độ khẩn cấp cao nhất:

The board space is more hào phóng, which can be a more simpled bố trí and less PCB-lớp

*226; 50; 170; Bằng việc giám sát trực tiếp điện áp nguồn, Bộ phận Quản lý năng lượng có thể cung cấp thông tin hoàn toàn chính xác hơn về sức khỏe hệ thống và cải thiện ổn định hệ thống.

thiếu:

Độ khẩn cấp cao:

The Kiến trúc có thể cung cấp một phản ứng dự đoán, nhưng nếu nhiều hơn hai bộ phận quản lý năng lượng được sử dụng, nó sẽ làm tăng sự phức tạp thiết kế.

Tháo thiết kế phức tạp này sẽ trở nên khó khăn hơn đặc biệt khi phân chia các chức năng cho các bộ xung điện đa dạng.

Tháo thiết kế phải sử dụng nhiều công cụ (GUI+VHDL/Verilog), nó có thể yêu cầu nhiều kỹ sư, và sẽ tăng rủi ro thiết kế.

Sử dụng CPLD để thực hiện quản gia, và PMBus để thực hiện các chức năng quản lý năng lượng MCU. Kiến trúc sử dụng một bộ thu nhỏ (MCU) để điều khiển chuỗi năng lượng của trung tâm nạp được điều khiển bằng số điện (POLý). The MCU sử dụng xe buýt quản lý nguồn điện (PMBus) để quản lý DOL-PMBus là một giao thức hai dây dựa trên chiếc xe buýt I2C. Bộ lau nhà trên tàu có trách nhiệm điều khiển các chức năng quản lý nội bộ và điều khiển máy chuyển đổi DC bằng giao diện điều khiển tương tự (APL). Để đơn giản hóa thiết kế phần mềm, hầu hết các thiết kế tổ chức quản lý nguồn điện MCU sử dụng chuỗi thời gian.

Có một mối bất lợi tiềm năng khác trong việc quản lý nguồn năng lượng dựa trên phần mềm, là nhu cầu cho thời gian phản ứng lỗi lâu hơn (thường là từ 10 tới 15 mili giây, trong khi thời gian đáp ứng của CPLD là vi giây). Đối với một số lỗi cần thời gian đáp ứng nhanh hơn (hay chuỗi các sự kiện định hướng), CPLD có thể được thêm vào một biện pháp bảo vệ thứ hai.

Thực hiện nguồn điện dựa trên phần mềm đòi hỏi VHDL hay Verilog cho phần mềm MCU và thiết kế CPLD.

lợi:

rất dễ dàng điều chỉnh (chỉ cho các chuỗi thời gian)

Độ sâu nhất trong các công cụ phát triển phần mềm rộng lớn.

Độ dài cao nhất:

Độ cao nhất:

thiếu:

Độ cao:

Độ khẩn trương cao độ:

Độ khẩn trương cao nhất:

Description

Với sự phức tạp thiết kế ngày càng lớn Hệ thống PCB, Hệ thống quản lý phần cứng nắm giữ một phần lớn công việc thiết kế và cả chi phí BOM. Việc sử dụng nguồn cung cấp năng lượng của CPLD và sào để thực hiện một số hay tất cả các chức năng quản lý có thể giảm bớt những khó khăn do xu hướng đã đề cập đến, Nhưng tại thời điểm này, chi phí đã trở thành một khối vụng về.. Ngay., có một công trình quản lý phần cứng, và máy tính hoạt động có thể kết nối với bộ phận cảm biến giá thấp qua đường dây nối nhau. Ngoài việc giảm sự phức tạp thiết kế, Điều kiện không gian PCB, và giá BOM, Kiến trúc này cũng có thể được xây dựng bằng nhiều công cụ tương tự và kỹ sư điện tử..