при условии выполнения функциональных требований схемы,Следует использовать как можно больше компонентов с высоким пороговым напряжением.потому печатных плат определяется элементами платы с минимальным порогом чувствительного напряжения.Кроме правильного выбора,Следует также отметить, что пороговые значения чувствительного напряжения для компонентов с одинаковыми функциями и моделями,но с различными производителями ПХБ могут сильно различаться.Компоненты от одного и того же производителя PCB, но производимые в разных партиях,Может быть иначе.
1:ограничить выходной ток, чтобы избежать эффекта блокировки схемы CMOS
эффект блокировки является уникальным для схемы CMOS.Это связано с наличием паразитных транзисторов PNP и NPN во внутренней структуре схемы CMOS, между ними образуется паразитная структура тиристоров PNPN,Поэтому эффект блокировки схемы CMOS иногда называют эффектом тиристора.Эта взаимная структура положительной обратной связи может быть вызвана внешними факторами (например, статическим разрядом), где ток течет по трубке PNP (или трубке NPN), а затем усиливает ток через другую паразитную трубку NPN (или трубку PNP) и благодаря положительной обратной связи,ток становится всё больше и больше, в конце концов сгорел.Можно видеть,что ограничение тока, чтобы он не мог достичь уровня блокировки, является одной из проблем, которые CMOS устройства должны учитывать при проектировании печатных плат.общее решение заключается в том, чтобы использовать резистор для изоляции каждого выходного зажима от кабеля,И использовать два высокоскоростных переключателя диода с кабелем для фиксации в VDD (источник утечки) и VSS (источник питания).
2:использовать фильтрующую сеть
иногда требуется длинный входной кабель между системой CMOS и механическими контактами, что повышает вероятность электромагнитных помех, и поэтому следует рассмотреть вопрос об использовании сети фильтра. В то же время длинные входные линии должны сопровождаться более высокой емкостью распределения и распределенной индуктивностью, которая может легко генерировать самовозбуждающиеся LC колебания, особенно когда на входе напряжение отрицательного колебания может привести к защите диод сети сгорел. Решение этой проблемы можно найти в сопротивлении на входе. его сопротивление может быть выбрано по формуле R = VDD / 1MA. например, когда VDD = 10V,R = 10K будет выключен.
3:сеть RC
по мере возможности,Чувствительный входной зажим для биполярных устройств, РК сеть, состоящая из резисторов с более высоким сопротивлением и конденсаторов по меньшей мере 100pf,может использоваться для смягчения последствий электростатического разряда.Однако,Если характеристики схемы требуют,параллельные диоды с двумя клещами на 0.произвольный полярный 5V может использоваться для короткого замыкания входов на землю.такой,Уменьшение помех входным характеристикам.
4: избегайте плавающих входных пят устройства CMOS
Избегайте всплывания входных зажимов устройств CMOS,сваренных к монтажной плате.Одновременно,Заметьте,что все неиспользованные резервные входные провода на устройстве CMOS не допускаются к колебаниям.Это потому,что,как только входной конец останется плавающим,входной потенциал будет нестабильным,Это не только разрушает нормальные логические отношения,но из за высокого входного сопротивления это может также вызвать электростатический пробой и внешние шумы.
звуковые помехи и другие явления.избыточный входной конец должен обрабатываться отдельно в соответствии с функциями цепи.например, избыточные входные зажимы не - и не - вентильных схем должны быть соединены с VDD или высоким уровнем;или решетчатые и непроницаемые переключатели должны быть соединены с VSS или низким уровнем.