Pembuatan PCB Ketepatan, PCB Frekuensi Tinggi, PCB Berkelajuan Tinggi, PCB Berbilang Lapisan dan Pemasangan PCB.
Kilang perkhidmatan tersuai PCB & PCBA yang paling boleh dipercayai.
Teknik PCB

Teknik PCB - Kaedah sepadan integriti isyarat sirkuit PCB

Teknik PCB

Teknik PCB - Kaedah sepadan integriti isyarat sirkuit PCB

Kaedah sepadan integriti isyarat sirkuit PCB

2021-11-02
View:300
Author:Downs

Penghentian selari PCB

Penghentian selari PCB adalah terutamanya untuk menambah tarik dan/atau tarik impedance sebanyak mungkin kepada akhir muatan untuk mencapai persamaan impedance terminal. Menurut persekitaran aplikasi yang berbeza, penghentian selari PCB boleh dibahagi ke jenis berikut:

(I) Pembatasan selari PCB sederhana. Kaedah penghentian ini adalah untuk hanya menambah RT (RT=Z0) yang ditarik ke GROUND pada akhir muatan untuk mencapai persamaan. Keadaan untuk menerima penghentian ini adalah hujung pemacu mesti mampu menyediakan semasa pemacu apabila output tinggi untuk memastikan tegangan tahap tinggi melalui penentang penghentian memenuhi keperluan tegangan ambang. Apabila output berada dalam keadaan tinggi,

papan pcb

litar penghentian selari PCB ini memakan terlalu banyak semasa. Untuk muatan penghentian 50Ω, mempertahankan aras TTL yang tinggi menghabiskan hingga 48mA. Oleh itu, ia adalah sukar bagi peranti umum untuk menyokong dengan yakin jenis penghentian ini. Sambungkan litar

(II) Penghentian selari PCB Thevenin adalah penghentian jenis pembahagi tegangan. Ia menggunakan resistor tarik-up R1 dan resistor tarik-down R2 untuk membentuk resistor penghentian, dan menyerap refleksi melalui R1 dan R2. Pemilihan nilai resistensi R1 dan R2 ditentukan oleh syarat berikut. Nilai maksimum R1 ditentukan oleh masa naik maksimum bagi isyarat yang diterima (yang merupakan fungsi muatan RC dan konstan masa lepas), dan nilai kecil R1 ditentukan oleh nilai sink semasa sumber pemacu. Pilihan R2 sepatutnya memenuhi keperluan tahap tinggi logik sirkuit apabila garis penghantaran terputus. Impedan yang sama dengan venin boleh diungkapkan sebagai:

Di sini, RT diperlukan untuk bersamaan dengan impedance garis penghantaran Z0 untuk mencapai padanan terbaik. Walaupun skema penghentian ini mengurangkan keperluan untuk kemampuan pemacu peranti sisi sumber, perlawanan R1 dan R2 yang tersambung antara VCC dan GROUND telah melukis semasa dari bekalan kuasa sistem, jadi konsumsi kuasa DC relatif besar.

(III) Penghentian selari PCB aktif

Dalam strategi penghentian ini, penahan penghentian RT (RT=Z0) menarik isyarat terminal muatan ke VBIAS tensi ofset. Asas pemilihan VBIAS adalah untuk membuat sumber pemacu output mampu melukis semasa untuk isyarat tahap tinggi dan rendah. Jenis penghentian ini memerlukan sumber tegangan independen dengan kemampuan untuk tenggelam dan tenggelam semasa untuk memenuhi keperluan kelajuan lompatan tegangan output. Dalam skema penghentian ini, jika tenaga ofset VBIAS adalah tenaga positif dan input pada tahap rendah logik, akan ada kerugian kuasa DC. Jika tenaga ofset VBIAS adalah tenaga sekunder, akan ada kerugian kuasa DC apabila input berada pada tahap tinggi logik.

(IV) Penghentian AC selari PCB

Penghentian AC selari PCB menggunakan rangkaian resistor dan kondensator (serial RC) sebagai impedance penghentian. Resistensi penghentian R mesti kurang dari atau sama dengan impedance garis penghantaran Z0, dan kapasitasi C mesti lebih daripada 100pF. kondensator keramik berbilang lapisan 0. 1uF direkomendasikan. Kondensator mempunyai fungsi blok frekuensi rendah dan frekuensi tinggi, jadi resistensi R bukan muatan DC sumber pemandu, jadi kaedah penghentian ini tidak mempunyai sebarang konsumsi kuasa DC.