1. Bagaimana untuk menangani beberapa konflik teori dalam kabel PCB sebenar--Q: Dalam kabel PCB sebenar, banyak teori berkonflik satu sama lain; contohnya: 1. Menghadapi sambungan berbagai dasar analog/digital: secara teori ia sepatutnya diasingkan satu sama lain, tetapi dalam miniaturisasi sebenar dan kawat densiti tinggi, disebabkan keterangan ruang atau izolasi mutlak, jejak tanah analog isyarat kecil akan terlalu panjang, membuat ia sukar untuk mencapai sambungan teori. Praktik kilang PCB adalah membahagi tanah modul fungsi analog/digital ke pulau lengkap, dan tanah analog/digital modul fungsi disambung ke pulau ini. Kemudian sambungkan pulau ke tanah "besar" melalui pokok. Saya tidak tahu jika pendekatan ini betul? 2. Dalam teori, sambungan antara oscilator kristal dan CPU sepatutnya pendek yang mungkin. Kerana bentangan struktur, sambungan antara oscilator kristal dan CPU relatif panjang dan tipis, jadi ia diganggu dan kerjanya tidak stabil. Bagaimana untuk menyelesaikan masalah ini dari kawat? Terdapat banyak masalah lain, terutama masalah EMC dan EMI dalam kawat PCB kelajuan tinggi. Ada banyak konflik, yang merupakan sakit kepala. Bagaimana untuk menyelesaikan konflik ini?
Jawapan: 1. Pada dasarnya, ia betul untuk memisahkan tanah analog/digital. Perlu dicatat bahawa jejak isyarat tidak sepatutnya menyeberangi tempat terbahagi sebanyak yang mungkin, dan laluan semasa kembali bekalan kuasa dan isyarat tidak sepatutnya terlalu besar.
2. Oscilator kristal adalah sirkuit oscilasi feedback positif analog. Untuk mempunyai isyarat oscilasi yang stabil, ia mesti memenuhi spesifikasi pendapatan loop dan fasa. Spesifikasi oscilasi isyarat analog ini mudah diganggu. Walaupun jejak pengawal tanah ditambah, ia mungkin tidak dapat mengisolasi keseluruhan gangguan. . Dan jika ia terlalu jauh, bunyi di atas pesawat tanah juga akan mempengaruhi sirkuit oscilasi feedback positif. Oleh itu, jarak antara oscilator kristal dan cip mesti hampir mungkin.
3. Betul bahawa terdapat banyak konflik antara kabel kelajuan tinggi dan keperluan EMI. Tetapi prinsip asas adalah bahawa resistensi dan kapasitasi atau ferrit bead ditambah oleh EMI tidak boleh menyebabkan beberapa ciri elektrik isyarat gagal memenuhi spesifikasi. Oleh itu, lebih baik menggunakan kemampuan untuk mengatur jejak dan tumpukan PCB untuk menyelesaikan atau mengurangkan masalah EMI, seperti isyarat kelajuan tinggi yang akan ke lapisan dalaman. Akhirnya, kondensator resisten atau kaedah bead ferrit digunakan untuk mengurangi kerosakan pada isyarat.
2. Dalam desain kelajuan tinggi, bagaimana untuk menyelesaikan masalah integriti isyarat? Bagaimana kabel perbezaan dicapai? Untuk garis isyarat jam dengan hanya satu output, bagaimana untuk mencapai kabel berbeza? Jawapan: Integriti isyarat adalah pada dasarnya masalah persamaan impedance. Faktor yang mempengaruhi persamaan impedance termasuk struktur dan impedance output sumber isyarat, impedance karakteristik jejak, karakteristik akhir muatan, dan topologi jejak. Solusi adalah untuk bergantung pada topologi penghentian dan penyesuaian kawat. Ada dua titik untuk memperhatikan dalam bentangan pasangan perbezaan. Satu ialah panjang dua wayar sepatutnya sepanjang mungkin, dan yang lain ialah jarak antara dua wayar (jarak ini ditentukan oleh impedance perbezaan) mesti tetap tetap, iaitu, untuk tetap selari. Ada dua cara selari, satu adalah bahawa dua wayar berjalan di sebelah-sebelah, dan yang lain adalah bahawa dua wayar berjalan di dua lapisan bersebelahan di atas dan di bawah (atas-bawah). Secara umum, yang pertama mempunyai lebih banyak implementasi sebelah-sebelah. Untuk menggunakan kawat berbeza, ia masuk akal bahawa sumber isyarat dan akhir penerima adalah isyarat berbeza. Oleh itu, mustahil menggunakan kawat berbeza untuk isyarat jam dengan hanya satu terminal output.
3. Mengenai kabel isyarat berbeza kelajuan tinggi --Soalan: Bila pasangan garis isyarat berbeza kelajuan tinggi dijalankan secara selari pada PCB, dalam kes persamaan impedance, disebabkan sambungan antara dua kabel, ia akan membawa banyak keuntungan. Namun, terdapat pendapat bahawa ini akan meningkatkan penindasan isyarat dan mempengaruhi jarak transmisi. Betul ke? Kenapa? Beberapa syarikat-syarikat PCB besar telah melihat kawat kelajuan tinggi hampir dan selari yang mungkin pada papan penilaian, sementara beberapa sengaja membuat jarak antara dua kawat tiba-tiba jauh dan dekat. Saya tidak tahu yang mana yang lebih baik. Sinyal saya di atas 1GHz dan impedance adalah 50 ohms. Apabila menggunakan perisian untuk menghitung, adakah pasangan garis perbezaan juga dihitung sebagai 50 ohms? Atau ia dihitung sebagai 100 ohms? Bolehkah lawan yang sepadan ditambah diantara pasangan garis berbeza pada hujung penerima?
Jawapan: Satu sebab untuk penambahan tenaga isyarat frekuensi tinggi adalah kehilangan konduktor (kehilangan konduktor), termasuk kesan kulit, dan yang lain adalah kehilangan dielektrik bahan dielektrik. Kedua faktor ini boleh dilihat dalam darjah pengaruh mereka pada penindasan isyarat apabila teori elektromagnetik menganalisis kesan garis transmisi. Pemasangan garis perbezaan akan mempengaruhi impedance karakteristik mereka dan menjadi lebih kecil. Menurut prinsip pembahagi tekanan (pembahagi tekanan), ini akan membuat tekanan yang dihantar oleh sumber isyarat ke garis lebih kecil. Adapun analisis teori pengurangan isyarat disebabkan sambungan, saya belum membacanya. Kaedah kabel pasangan perbezaan sepatutnya dekat dan selari dengan sesuai. Kedekatan yang dipanggil sesuai adalah kerana jarak akan mempengaruhi nilai impedance perbezaan, yang merupakan parameter penting untuk merancang pasangan perbezaan. Keperluan untuk paralelisme adalah juga untuk menjaga konsistensi impedance perbezaan. Jika kedua garis tiba-tiba jauh dan dekat, pengendalian perbezaan akan tidak konsisten, yang akan mempengaruhi integriti isyarat dan lambat masa. Pengiraan impedance perbezaan adalah 2 (Z11-Z12), di mana Z11 adalah impedance karakteristik jejak sendiri, dan Z12 adalah impedance yang dijana oleh sambungan antara dua garis perbezaan, yang berkaitan dengan jarak garis. Oleh itu, apabila impedance perbezaan direka untuk 100 ohms, impedance karakteristik jejak sendiri mesti sedikit lebih besar daripada 50 ohms. Adapun seberapa besar ia, ia boleh dihitung dengan perisian simulasi.