Khi tốc độ chuyển đổi kết xuất của các mạch tổng hợp tăng lên và mật độ của bảng PCB tăng lên, signal integrity (English: Signal integrity, SI) has become one of the vấn that must be concerned in PCB siêu tốc thiết kế. Các yếu tố như các tham số của các thành phần và bảng PCB, Bố trí các thành phần trên bảng PCB, và kết nối tín hiệu tốc độ cao sẽ gây ra các vấn đề về độ chính., Kết quả là hệ thống không ổn định hoạt động hay thậm chí không hoạt động.
Tính chất tín hiệu PCB issues
Tín hiệu tốt có nghĩa là tín hiệu có thể đáp ứng với giá trị thời gian và mức điện đúng khi cần thiết. Ngược lại, khi tín hiệu không hoạt động bình thường, sẽ có vấn đề về độ trung tín hiệu.
Hệ thống bảo mật tín hiệu có thể gây ra sự bóp méo tín hiệu, lỗi thời gian, lỗi dữ liệu sai, đường chỉ dẫn và đường điều khiển, và trục trặc hệ thống, hoặc thậm chí tai nạn hệ thống.
Vấn đề toàn vẹn tín hiệu PCB chủ yếu là phản xạ tín hiệu, trò chuyện, chậm tín hiệu và lỗi thời gian.
1. Phản xạ
Khi tín hiệu được truyền trên đường truyền, khi trở ngại đặc trưng của đường truyền trên tàu PCB với cản trở nguồn hay cản trở nạp của tín hiệu, tín hiệu sẽ được phản chiếu, làm cho sóng của tín hiệu bị quá tải, bị hạ cánh và hiện tượng rung chuông gây ra.
Quá trình bắn lộn (Overs hoan) là đỉnh (hay thung lũng) đầu tiên của một quá trình chuyển tiếp tín hiệu, đó là tác động của tăng điện áp vượt trên cấp điện hay dưới cấp dưới mặt đất tham khảo;
Dưới ảnh có tiếng là thung lũng tiếp theo (hay đỉnh) của quá trình chuyển tiếp tín hiệu. Quá cao điện áp thường tác động một thời gian dài để gây hư hại cho thiết bị, bị hạ cánh giảm độ ồn, và rung chuông tăng thời gian cần thiết để cố định tín hiệu, làm ảnh hưởng thời gian hệ thống.
2. Nói chuyện
Ở PCB, nói chéo là sự can thiệp không mong muốn của nhiễu gây ra bởi điện từ tới đường truyền nối nối nhau qua đường cáp tụ lại và kết nối tự nhiên lẫn nhau khi tín hiệu phát triển trên đường truyền. Nó được gây ra bởi trường điện từ gây ra bởi các cấu trúc khác nhau trong cùng một khu vực. Sản xuất bởi giao tiếp. Sự tụ điện sẽ tạo ra dòng điện kết nối, gọi là trò chuyện chéo chứa điện. và sự tự nhiên của nhau tạo ra điện động cơ kết nối, gọi là dây thần kinh. Trên PCB, trò chuyện này có liên quan tới độ dài dấu vết, khoảng cách của đường tín hiệu, và điều kiện của mặt đất tham chiếu.
Độ trễ tín hiệu và lỗi thời gian
Tín hiệu được truyền trên các dây điện PCB với một tốc độ hạn chế, và tín hiệu được gửi từ đầu dẫn tới đầu nhận, trong đó có một sự chậm phát tín hiệu. Quá trễ tín hiệu hay lỗi thời của tín hiệu có thể gây lỗi thời và rối loạn chức năng thiết bị logic.
Thiết kế PCB để đảm bảo tính trung bình tín hiệu
Trong quá trình thiết kế PCB, nếu bạn muốn đảm bảo tính to àn vẹn tín hiệu, bạn có thể cân nhắc các khía cạnh sau.
(1) Cân nhắc về thiết kế mạch. bao gồm cả việc kiểm so át số kết thúc đồng bộ, kiểm soát tỷ lệ rung động tối đa (dI/t và dV/t) của mỗi đơn vị, để đạt được tỉ lệ rung động tối đa và có thể chấp nhận; lựa chọn tín hiệu khác nhau cho những khối chức năng cao xuất (như những người điều khiển đồng hồ) trong đường truyền, các thành phần Bị động (như các đối tượng, tụ điện, v. d. v. d. được kết nối với cuối cùng để tạo trở ngại khớp giữa đường truyền và nạp.
(2) Hạn chế độ dài hạn chế của đường dây song song.
(3) Các thành phần phải được đặt cách xa giao diện đường dây I/O và những khu vực khác có thể bị nhiễu và nối nối, và khoảng cách giữa các thành phần phải được thu nhỏ nhất.
(4) Chỉnh khoảng cách giữa vết tín hiệu và máy bay tham chiếu.
(5) Giảm trở ngại theo dấu vết và cấp điều khiển tín hiệu.
(6) Khớp cuối. Có thể thêm một mạch khớp cuối hoặc một thành phần khớp.
(7) Tránh đường dây song song song với nhau, cung cấp đủ khoảng cách kết nối giữa đường dây, và giảm kết nối tự động.
Tín hiệu toàn vẹn là một khái niệm quan trọng không thể bỏ qua được. Thiết kế PCB. Để đảm bảo PCB có tính khí tốt, kỹ sư cần tổng hợp một loạt các yếu tố ảnh hưởng., phối hợp hợp hợp và đường, và nâng cao hiệu suất.