Chính xác sản xuất PCB, PCB tần số cao, PCB cao tốc, PCB chuẩn, PCB đa lớp và PCB.
Nhà máy dịch vụ tùy chỉnh PCB & PCBA đáng tin cậy nhất.
Tin tức về PCB

Tin tức về PCB - Thiết kế PCB cấp cao

Tin tức về PCB

Tin tức về PCB - Thiết kế PCB cấp cao

Thiết kế PCB cấp cao

2021-10-14
View:388
Author:Kavie

Một số vấn đề cần được chú ý trong thiết kế đáng tvào cậy của... Bảng PCB in cao tốc DSP Comment.
Power design

The first thing that needs to be considered in the Thiết kế bảng PCB of a cao tốc DSP hệ thống là thiết kế cung cấp điện. Thiết kế cung cấp điện, Thông thường sử dụng phương pháp theo đây để giải quyết vấn đề độ trung của tín hiệu.

PCB tốc độ cao


Xem xét việc tách nhau giữa điện và đất

Với sự tăng cường tần số hoạt động của DSP, DSP và các bộ phận hoà khí khác thường được thu nhỏ và bao bọc dày đặc. Thông thường, các ván đa lớp được xem xét trong thiết kế mạch. Cả điện và mặt đất đều có thể sử dụng một lớp đặc biệt, và với nhiều nguồn điện, ví dụ, điện thế hệ thống cấp dữ liệu DSP I/O khác với điện năng lượng nguồn chính, và có thể sử dụng hai lớp cung cấp năng lượng khác nhau. Nếu tính toán chi phí xử lý một tấm ván đa lớp được cân nhắc, một lớp đặc biệt có thể được sử dụng cho nhiều dây điện hay nguồn điện tương đối quan trọng. Nguồn năng lượng có thể được chuyển đi giống với đường dây tín hiệu, nhưng độ rộng của đường dây phải đủ.

Cho dù bảng mạch có lớp đất và lớp năng lượng đặc biệt, một số tụ điện được phân phối hợp hợp lý phải được thêm vào giữa nguồn điện và mặt đất. Để tiết kiệm khoảng trống và giảm số lượng thông qua lỗ, khuyên nên dùng nhiều tụ điện chip hơn. Hộp tụ điện con chip có thể đặt ở phía sau của con chíp. bảng PCB đó là, Bề mặt vết Sát. Hộp tụ điện con chip được kết nối với lỗ thông qua với một sợi dây rộng và kết nối với nguồn điện và mặt đất thông qua lỗ thông qua..

Pháp luật xem xét phân phối điện

(1) KCharselect unicode block name

Bộ phận tương tự với tốc độ cao và độ chính xác nhạy cảm với tín hiệu điện tử. Thí dụ như, bộ khuếch đại sẽ khuếch đại tiếng chuyển động để làm nó gần với tín hiệu xung, nên bộ phận bộ phận bộ phận dữ liệu và bộ số của tấm ván, bộ phát điện thường cần phải được tách ra.

2) Tắt các tín hiệu nhạy cảm

Một số tín hiệu nhạy cảm (như đồng hồ tần số cao) đặc biệt nhạy cảm với nhiễu, và phải có biện pháp biệt lập cấp cao cho chúng. Đồng hồ với tần số cao (đồng hồ trên 20M2, hay đồng hồ với thời gian quay ngược hơn 5n) phải được hộ tống bởi sợi dây mặt đất, độ rộng của đường đồng hồ phải là ít nhất 10mm, và độ rộng của đường dây theo đường dẫn phải là ít nhất 20mili. Lỗ thủng tiếp xúc tốt với mặt đất, và mỗi cm đều được đục để kết nối với mặt đất. một số khớp nối nhau trong vòng đồng hồ. Sự nhiễu gây ra bởi tiếng ồn tín hiệu do đường dây này có thể tránh được.

Software and hardware anti-jamming design

Generally, cao tốc DSP Hệ thống ứng dụng Bảng PCB are designed by users according to the specific requirements of the system. Do khả năng thiết kế thấp và điều kiện thí nghiệm, nếu không có biện pháp chống nhiễu hoàn hảo và đáng tin cậy, một khi môi trường làm việc không lý tưởng, có sự khác nhau từ trường sẽ gây ra lệnh của chương trình DSS bị phá rối. Khi đoạn mã hoạt động bình thường của DSS không thể được khôi phục, chương trình sẽ chạy hoặc rơi, và một số thành phần có thể bị hư hại. Cần phải chú ý đến những biện pháp chống nhiễu tương ứng.

Thiết kế chống nhiễu

Tác dụng chống nhiễu phần cứng cao. Khi tính phức tạp, chi phí và âm lượng của hệ thống được chấp nhận, thiết kế chống nhiễu phần cứng được ưu tiên. Thông thường sử dụng công nghệ chống nhiễu phần cứng có thể được tổng hợp như sau:


(1) Hardware filtering: RC filter can greatly attenuate all kinds of high-frequency interference signals. Ví dụ như, Sự can thiệp của "burr" có thể bị chặn lại.

(2) Tạo cơ sở thích hợp: thiết kế cơ sở đất Với hệ thống chạy nhanh điện tử và hệ thống điện tử, rất quan trọng là phải có một lớp tạo trở ngại thấp, tạo một lớp đất rộng. Mặt đất không chỉ có thể tạo lối quay trở trở ngại thấp cho các dòng tần số cao, mà còn làm cho EME và RF nhỏ hơn, và nó cũng có tác động phòng vệ cho sự can thiệp bên ngoài. Tách Mặt đất Analog ra khỏi mặt đất số trong suốt thời gian thiết kế PCB.

Năng lượng bảo vệ: năng lượng điều hòa, năng lượng cao tần, điện cao, và các tia điện các cung điện sẽ tạo ra sóng điện từ và trở thành nguồn nhiễu điện từ nhiễu. Những vỏ kim loại có thể được dùng để bao quanh các thiết bị được đề cập và hạ chúng. Cặp khiên này Sự nhiễu gây ra từ trường ứng là rất hiệu quả.

(4) Cách ly ánh sáng: Các nhà tách ánh sáng có thể tránh sự ảnh hưởng lẫn nhau giữa các bảng mạch khác nhau. Các tách quang điện cao tốc thường được sử dụng trong giao diện của DSP và các thiết bị khác (như cảm biến, công tắc, v.v).

Thiết kế chống nhiễu phần mềm

Kháng gây nhiễu phần mềm có lợi thế hệ thống chống nhiễu phần cứng không thể thay thế. Trong hệ thống ứng dụng DSP, khả năng chống nhiễu của phần mềm cũng phải được khai thác hoàn to àn để giảm thiểu tác động của nhiễu. Bên dưới có vài phương pháp chống nhiễu phần mềm hiệu quả.

(1) Bộ lọc kỹ thuật số: Âm thanh của tín hiệu nhập tương tự có thể bị loại bỏ bằng bộ lọc kỹ thuật số. Những kỹ thuật lọc điện tử thường được sử dụng là: bộ lọc vừa, bộ lọc hàm số, vân vân.

(2) Đặt bẫy: thiết lập một phần chương trình khởi động trong khu vực chương trình không sử dụng. Khi chương trình bị xáo trộn và nhảy vào vùng này, chương trình khởi động sẽ ép buộc hướng chương trình đã ghi vào địa chỉ đã xác định, và sử dụng một chương trình đặc biệt để sửa lỗi ở đó. Quá trình.

(3) Trợ cấp Bước hướng dẫn: Chèn hai hoặc ba byte của hướng dẫn không thao tác NOP sau hướng dẫn hai byte và ba byte hướng dẫn, điều đó có thể ngăn cản chương trình bị xâm nhập tự động vào đúng đường khi hệ thống DSP bị xáo trộn bởi chương trình chạy mất.

(4) Đặt thời gian của con chó săn: Nếu chương trình mất kiểm soát đi vào một vòng bất tận, công nghệ "chó săn" thường được dùng để biến chương trình khỏi vòng thời gian vô tận. Nguyên tắc là dùng đồng hồ hẹn giờ, nó tạo ra xung theo thời gian đã đặt. Nếu bạn không muốn tạo ra xung này, DSS phải xóa đồng hồ thời gian trong vòng một thời gian khác hơn khoảng thời gian đã đặt; nhưng khi chương trình DSS chạy mất, nó không phải đồng hồ sẽ được gỡ bỏ như yêu cầu, và xung tạo ra bởi đồng hồ sẽ được sử dụng như một tín hiệu tái tạo và khởi động lại DSS.

Thiết kế kết nối điện từ

Sự kết hợp điện từ là khả năng của thiết bị điện tử hoạt động bình thường trong một môi trường điện từ phức tạp.. Thiết kế dự tính khả năng hòa hợp điện từ là cho phép thiết bị điện tử ngăn chặn mọi loại nhiễu bên ngoài., cũng như giảm sự can thiệp điện từ của thiết bị điện tử vào các thiết bị điện tử khác. Trong thực tế Bảng PCB, có nhiều hay ít hiện tượng nhiễu điện từ, đó là, nói chuyện chéo giữa các tín hiệu. Kích thước trò chuyện này có liên quan đến khả năng phân phối và tự nhiên phân phối giữa các vòng.. Để giải quyết loại nhiễu điện từ nhau giữa các tín hiệu, có thể có những biện pháp như sau:

Chọn một chiều rộng dây hợp lý

Sự can thiệp gây ra bởi dòng điện tạm thời trên đường in chủ yếu là do tính tự nhiên của các dây in, và tính tự nhiên của nó phụ thuộc vào chiều dài của các dây in và tỉ lệ nghịch với chiều rộng của nó. Do đó, việc sử dụng dây điện ngắn và rộng có lợi để ngăn cản sự nhiễu. Các dây tín hiệu của các dây đồng hồ và các tay đua xe buýt thường có những dòng chảy thoáng đãng lớn, và các dây in của chúng phải ngắn nhất có thể. Đối với các mạch riêng, độ rộng của dây in là 1.5mm để đáp ứng yêu cầu. cho những mạch tổng hợp, độ rộng chịu in được chọn giữa 0.2mmgởi 239;: 1898; 1.0mm.

Nó nhận diện một cấu trúc dây dẫn.

Phương pháp đặc biệt là xếp theo chiều ngang lớp đầu tiên trên tấm bảng in PCB, và xếp theo chiều dọc trên lớp tiếp theo.

Thiết kế tiêu tan nhiệt

Để dễ phân tán nhiệt, tấm ván in tốt nhất nên được lắp một mình, và khoảng cách giữa bảng phải lớn hơn 2cm. Tuy nhiên, phải chú ý đến quy tắc bố trí của các thành phần trên bảng in. Ở hướng ngang, các thiết bị có năng lượng cao được đặt càng gần mép của tấm ván in càng tốt để ngắn đường dẫn truyền nhiệt. ở hướng dọc, các thiết bị có năng lượng cao được đặt càng gần đầu tấm ván in càng tốt để giảm tác động của chúng lên nhiệt độ của các thành phần khác. Các thành phần nhạy cảm với nhiệt độ hơn nên được đặt ở những khu vực có nhiệt độ thấp nhất có thể, và không được đặt trực tiếp trên các thiết bị tạo ra lượng lớn nhiệt.

Điều bổ sung

Trong các thiết kế khác nhau của hệ thống ứng dụng DSS, làm thế nào để thay đổi một thiết kế hoàn hảo từ lý thuyết này sang thực tế phụ thuộc vào bảng in PCB chất cao. Tăng tốc, cách nâng cao chất lượng tín hiệu là rất quan trọng. Do đó, liệu hiệu quả của hệ thống có tốt không thể tách rời khỏi chất lượng của bảng in PCB của nhà thiết kế. Nếu thiết kế bố trí có thể hợp lý, giảm nhiễu, giảm nhiễu, tránh sai lầm không cần thiết và đóng một vai trò trong việc không đánh giá thấp khả năng của hệ thống.