Hassas PCB İmalatı, Yüksek Frekanslı PCB, Yüksek Hızlı PCB, Standart PCB, Çok Katmanlı PCB ve PCB Montajı.
PCB Haberleri

PCB Haberleri - DDR enerji tasarımı klasifikasyonu

PCB Haberleri

PCB Haberleri - DDR enerji tasarımı klasifikasyonu

DDR enerji tasarımı klasifikasyonu

2021-10-17
View:452
Author:Kavie
  1. Güç & # 160; DDR güç temsilleri üç kategoriye bölünebilir: & # 160; Ana güç temsili VDD ve VDDQ, & # 160; Ana güç gerekli VDDQ=VDD, VDDQ IO & # 160; VDD bufere elektrik temsili için elektrik temsilidir, fakat genel kullanım VDDQ ve VDD bir güç temsili ile birleştirilir. Bazı çipinler de DLL'e güç sağlayan VDDL var ve VDD ile aynı güç sağlamını kullanabilir. Elektrik temsilini tasarladığında, voltaj ve ağırlık ihtiyaçlarına uygun olup olmadığını, elektrik temsilinin enerji sekansını, elektrik temsilinin enerji yükselmesi zamanı ve monotonitiğini düşünmek gerekir. Elektrik sağlama voltasyonu genellikle %5 içinde. Aktual kullanılan farklı çip ve çip sayısına göre hesaplamak gerekiyor. DDR'nin akışı genelde relativ büyük olduğundan dolayı, PCB tasarımı, eğer tüm enerji teslimatı uça ğı pinlerde yerleştirilirse, bu en ideal durum ve enerji depolama kapasitörü enerji içerisinde arttırılır ve bir tane her pine eklenir. 100nF~10nF küçük bir kapasitörle filtrer.


pcb

Referans elektrik temsili Vref, . Referans elektrik temsili Vref, VDDQ ve Vref=VDDQ/2 takip etmek için gerekli, böylece bir elektrik temsili çipi tarafından temin edilebilir, ya da dirençli bölücü tarafından alınabilir. Vref akışı genellikle küçük olduğundan beri, birkaç mA'ye on mA'ye kadar dirençli bölücü yöntemi fiyatları kurtarabilir ve düzende daha fleksibil olabilir. Vref pipine yaklaşır ve yakın takip edir. VDDQ voltaj, bu yöntem öneriliyor. voltaj bölücüsü için kullanılan dirençlerin 100~10K olabileceğini ve %1 kesin dirençlerin gerekiyor. Vref referens voltajının her pinsinin 10nF nokta kapasitesi filtrü eklemesi gerekiyor ve her voltaj bölücü dirençlerine paralel bir kapasitörü bağlamak daha iyi.

VTT uyuşturucu voltaj VTT (İzleme Termination Voltage) için kullanılır & # 160; VTT uyuşturucu dirençlerin, VTT=VDDQ/2 tarafından çekilmiş güç kaynağıdır. DDR tasarımında, topolojiye bağlı, bazı tasarımlar, kontrolörün DDR aygıtları daha az olduğu gibi VTT kullanmıyor. Eğer VTT kullanılırsa, Ağımdaki VTT'in ihtiyacı relativi büyük, bu yüzden düzenleme bakra ile yatılmalı. VTT'nin elektrik temizliğinin akışını batırabileceğini ve akışını batırabileceğini istiyor. Normal koşullarda, DDR'nin ihtiyaçlarını yerine getirmek için özellikle tasarlanmış bir elektrik çipi kullanabilirsiniz. Ayrıca, TTT'e çekilmiş herkesin yanında 10Nf~100nF kapasitörü genelde yerleştirilir ve bütün VTT devrelerinde enerji depolaması için büyük uF kapasitörü gerekiyor. Genelde DDR veri hatlarının tek sürücü bir topoloji vardır. DDR2 ve DDR3'nin de eşleşme için ODT var. Bu yüzden eşleşme için VTT'i çekmek için daha iyi sinyal kalitesi almak için gerekli yok. Ancak, adres ve kontrol sinyal çizgileri çok yüklüyse, bir sürücüden fazla olacak ve içeride ODT yok ve topoloji bir T nokta yapısı, bu yüzden sık sık sık sinyal kalitesi eşleştirme kontrolü için VTT kullanmak gerekiyor.

Saat 2. DDR saati farklı bir izledir. Genelde, terminal ile paralel 100 ohm eşleştirme yöntemi kullanılır. Farklı izlerin farklı çiftinin kontrol engellemesi 100 ohm ve tek sonlu çizgi 50 ohm. Farklı çizginin de seri eşleştirmeyi kullanabileceğini belirtmeli. Seri eşleşmelerini kullanmanın avantajı, farklı sinyalin yükselen kısmı kontrol edilebilir ve bunun EMI üzerinde belli etkisi olabilir.

3. Veri ve DQS “ DQS sinyali veri sinyalinin referans saatinin eşittir ve rotasyonunda CLK sinyalinin aynı uzunluğunda tutmalı. DQS DDR2'nin altında tek sonlu bir sinyaldir. DDR2 farklı bir sinyal veya tek sonu olarak kullanılabilir. Tek sonu yaparken DQS'i yere bağlamalısınız, DDR3'in farklı sinyali ve 100ohm farklı bir çizgi gerekiyor. İçindeki ODT yüzünden, DQS'in 100ohm direktörü ile paralel bir terminal bağlanmasını istemiyor. Her 8 bit veri sinyali bir DQS sinyal grupuna uyuyor . DQS sinyali aynı grubun DQS sinyaline aynı uzunluğu yönlendirirken tutmalı ve 50ohm impedansını kontrol etmeli. Verileri yazdığında, DQ ve DQS ortası çözümlendiriler ve verileri okurken, DQ ve DQS kenarları çözümlendiriler. DQ sinyalleri genellikle bir sürücü-bir ve DDR2 ve DDR3 iç ODT eşleşmeleri var, bu yüzden genellikle seri eşleşmeleri yapmak yeterli. 4. Adres ve Kontrol

Adres ve kontrol sinyali DQ kadar hızlı değil. Saatın yükselen kenarına dayanan örnekler, o yüzden saat izleri ile aynı uzunluğu olmalılar. Ancak, eğer çoklu DDR kullanılırsa, adres ve kontrol sinyalleri bir sürücü çoklu ilişkisinde ve eşleşme yönteminin uygun olup olmadığına dikkat etmelisiniz. 5. PCB düzenleme düşünceleri

PCB düzeni sırasında, DDR parçacıkları mümkün olduğunca DDR kontrolörüne yakın yerleştirilmeli. Her elektrik tasarrufu bir filtr kapasitörü ile yerleştirilmesi gerekiyor ve tüm enerji tasarrufu 10 uF veya daha fazla enerji içerisinde yerleştirilmesi gerekiyor. Elektrik tasarımının pinlerde yerleştirilmesi için ayrı bir katı kullanmak daha iyi. Seri eşleştirme dirençleri kaynak sonunda en iyi yerleştirilir. Eğer ikidireksiyonel sinyal olursa, aynı sona eşit olarak yerleştirilmeli. Eğer çoklu sürücüler ile DDR uyuşturucu yapısıysa, VTT çekilme direktörü en uzak sonunda yerleştirilmeli. Çip düzeninin dengelenmesi gerektiğini unutmayın. Bu şekilde birkaç DDR'nin topolojik yapısını gösteriyor. İlk olarak, bir sürücü iki durumda, a ğaç yapısına, süt zincirine ve uçan yapısına bölüler. Uçan küçük bir STUB ile süslü zincir yapısı. DDR2 ve DDR3'nin daisi zincir yapısı daha uygun. Ağaç benzeri yapı iki çip PCB'nin ön ve arka tarafına bağlanmasına izin verir ki, ikifurkasyonun uzunluğunu azaltsın. DDR topoloji birden fazla sürücü karmaşık ve dikkatli simülasyon gerekiyor . 6. PCB düzenleme düşünceleri

PCB düzeni için, tek sonlu izler için 50 ohm ve farklı izler için 100 ohm kullanın. Kontrol farklı çizginin eşit uzunluğu ±10mil içindedir ve aynı çizgiler grupu hızlı ihtiyaçlarına göre aynı zamanda farklıdır, genelde ±50mil. Kontrol ve adres çizgileri, DQS çizgileri ve saatlerin aynı uzunluğu var ve DQ veri çizgileri aynı grupun DQS çizgileriyle aynı uzunluğu var. Saat, DQS ve diğer sinyaller 3W'den fazla uzaktan ayrılmalıdır. Gruplar arasındaki sinyaller de en az 3W uzaktan ayrılmalı . Aynı grup sinyalleri aynı katta yönlendirmek en iyisi. Viyat sayısını azaltın.

7. EMI sorunları “ hızlı hızlı ve sık erişimi yüzünden DDR'nin birçok tasarımlarda dış araştırmasını düşünmesi gerekiyor. Böyle noktalara dikkat etmeniz gerekiyor. Prensip, performans göstericileri tarafından istediği gibi analog sinyaller, radyo frekans sinyalleri, saat sinyalleri, bölüm göstericileri tarafından, DDR'in onlara karıştırmasını ve göstericileri etkilemesini engellemek için devre modulları ve sinyalleri gerekiyor. DDR elektrik temsili ve diğer mantıklı elektrik modulları için aynı elektrik temsili kullanmayın. Eğer aynı güç temsili kullanılması gerekirse, filtreleme ve izolasyon için induktorlar, magnetnik tahtalar veya kapasitörler kullanılmasına dikkat edin. Saat ve DQS sinyal çizgilerinde, seri dirençliği ve paralel kapasitesi arttırabileceği yerleri rezerve edin. EMI standartları aştığında, sinyal yükselmesi ve gecikmesi için sinyal integritet tarafından izin verilen alanın içinde seri dirençliği veya kapasitesi arttırın. Yavaşlayın ve dış radyasyon azaltın. Korumak için metal kabuğunun kaldırma yapısını kullanın dış radyasyonu korumak için. Yerin bütünlüğünü korumaya dikkat et.

8. Test Method “ Oscilloscope sondasının bandwidth ve oscilloskop kendisi test gerekçelerini uygulayabilir ” . Sınama noktası sinyalin sonuna kadar yakın olarak seçilmeli . Çünkü DDR sinyali daha karmaşık, hızlı teste, arızasızlandırma ve sinyal sorunlarını çözmek için, okuma/yazma bitlerini sadece ayrılmayı umuyoruz. Bu zamanlar en sık kullanılan göz diagram ı analizi DDR sinyalinin voltaj, zamanlama ve çöplük ihtiyaçlarına uygun olup olmadığını kontrol etmek. Birçok tetikleyici modu ayarları var. İlk olarak, okuma/yazma sinyallerini ayırmak için ön genişlik tetiği kullanılabilir. JEDEC belirlenmesine göre okunan preamblin genişliği 0,9 ile 1,1 saat döngüsü ve yazma preamblinin genişliği 0,35 saat döngüsünden daha büyük ve üst sınırı yok. İkinci tetikleyici yöntemi okuma/yazma sinyalini ayırmak için büyük bir sinyal amplitüs tetikleyici yöntemi kullanmak. Genelde okuma/yazma sinyalinin sinyal genişliği farklıdır, bu yüzden ikisinin ayrılışını daha büyük bir sinyal amplitüsü üzerinde oscilloskopu tetikleyerek elde edebiliriz. Sinyal genişliğine dikkat edin, saatin frekansiyetine, farklı saatin karşılaştırma noktasına, yükselen kenarın monotonluk olup olmadığına, test sırasında etkilenmiş gibi. Zamanında en önemli şey, dikkat etmek için en önemli şey, ayarlama zamanı ve durama zamanı.


Yukarıdaki şey DDR enerji teslimatı sıralamasıdır. Ipcb, PCB üreticilerine ve PCB üretim teknolojisine de sağlıyor.