Chính xác sản xuất PCB, PCB tần số cao, PCB cao tốc, PCB chuẩn, PCB đa lớp và PCB.
Nhà máy dịch vụ tùy chỉnh PCB & PCBA đáng tin cậy nhất.
Công nghệ PCB

Công nghệ PCB - Sự liên hệ giữa cản trở đặc trưng và biển và quá trình

Công nghệ PCB

Công nghệ PCB - Sự liên hệ giữa cản trở đặc trưng và biển và quá trình

Sự liên hệ giữa cản trở đặc trưng và biển và quá trình

2021-09-23
View:402
Author:Aure

Sự liên hệ giữa cản trở đặc trưng và biển và quá trình


Biên tập: Nhà máy PCB:công thức tính của Trở ngại cơ bản Z0 của cấu trúc đường ống vi dải: Z0.=* 87/r +1.41 In5.98H / (0.8W+T)

Trong số đó: 206; 181;= r-dieelectric biê biệt H-dieelectric xè, W-wire-wire-xe dày

Được. lower là 206; 181;là r of the board, thì càng dễ tăng giá trị của Z0 PCB mạch và khớp với giá trị cản trở xuất của thành phần tốc độ cao.

1. Cái Trở ngại đặc trưng Z0 đảo ngược tỉ lệ với Độ 2069. r của tấm đĩa

Z0 ngày càng tăng độ dày của trung bình. Do đó, với những mạch tần số cao với nhiệt độ Z0 nghiêm ngặt, lỗi của độ dày điện của cục nền plastic đồng đã phủ nhận, phải yêu cầu nghiêm ngặt. Thông thường, độ dày của phương tiện không thể thay đổi nhiều hơn mười Name

2. Sự ảnh hưởng của độ dày trường cực ảnh hưởng đến tính xấu Z0


Sự liên hệ giữa cản trở đặc trưng và biển và quá trình


Với việc tăng mật độ vết, độ dày điện tử tăng lên sẽ gây ra sự nhiễu điện từ. Do đó, cho các đường dây truyền tín hiệu của đường dây tần số cao và các đường điện tử tốc độ cao, với sự tăng cường mật độ dây dẫn, độ dày của đường ống thông phải bị giảm để loại bỏ hay giảm độ nhiễu hay nói chéo do nhiễu điện từ, hay giảm đáng kể giới hạn. 181R. Độ sâu rộng:

Dựa theo công thức tính năng cản trở Z0 của cấu trúc đường ống vi dải: Z0 tố ghi ghi. 87/r +1.41 trong năm.98H /0.8W+T)

Độ dày của sợi đồng (T) là một nhân tố quan trọng tác động tới Z0. Giá trị độ dày của sợi dây càng lớn, Z0 càng nhỏ. Nhưng phạm vi thay đổi của nó thì quá nhỏ.

Ba. Sự ảnh hưởng của độ dày của sợi đồng lên Trở ngại cơ bản Z0

Độ dày của sợi đồng càng mỏng, giá trị của Z0 càng cao, nhưng sự thay đổi độ dày của nó không tác động nhiều đến Z0.

Sự đóng góp của sợi đồng mỏng vào Z0 không chính xác bằng sự đóng góp của sợi đồng mỏng cho việc sản xuất dây mỏng để cải tiến hay điều khiển Z0.

Theo công thức:

Z0.=* 87/r +1.41 In5.98H / (0.8W+T)

Con đường nhỏ hơn W, con Z0 lớn hơn. giảm độ rộng của dây có thể làm tăng trở ngại đặc trưng.

Sự thay đổi chiều rộng của đường có tác động rõ ràng hơn nhiều so với sự thay đổi độ dày đường.

4. Sự ảnh hưởng của độ rộng dây lên Trở ngại cơ bản Z0

Z0 tăng nhanh khi chiều rộng W trở nên nhỏ hơn. Để kiểm soát Z0, độ rộng dòng phải được kiểm soát chặt chẽ. Hiện tại, độ rộng của đường dây tín hiệu W của hầu hết các mạch tần số cao và mạch điện tử tốc cao là 0.10 hoặc 0.13mm. Theo truyền thống, độ lệch kiểm soát chiều rộng dòng là\ 194; 17720 Name Những sợi cáp PCB của các sản phẩm điện tử thông thường không phải đường truyền (chiều dài dòng (cắt 1/7 của chiều sóng phát tín hiệu) có thể đáp ứng yêu cầu, nhưng cho các đường truyền tín hiệu với điều khiển Z0, độ lệch của đường dây PCB là 19442;17720=, mà không còn có thể đáp ứng yêu cầu. Bởi vì lỗi Z0 lúc này đã vượt quá Độ khẩn 1942;17710 Name

Thí dụ như sau:

Bề rộng của một PCB Dòng microdải là 100 206;, Độ dày đường là 20 206; 188m;}, và độ dày trường cực là 100\ 206; 188m;; ¶. Giả sử rằng độ dày đồng của cái đã hoàn thành PCB là đồng phục, Hỏi xem độ rộng dòng có thay đổi hướng'194; 17720%, có thể Z0 được nằm trong 542;17710%?

Giải pháp: theo công thức

Z0.=* 87/r +1.41 In5.98H / (0.8W+T)

Thay đổi: độ rộng dòng W0=; 100\ 206; 188;, W1.=\ 206;\ 188;m, W2\ 206;\ 188;;;;, m, đường tạ, đường T.===* 206; 188;, m, giá trị đường chính H===* 100 206;;;;;, vậy: Z1l/ Z202

Vì vậy, Z0 chỉ là 1942;17710=vàkhông thể vươn tới TứĐộ;17710=.

Để đạt được điều cản trở đặc trưng Z0 Tứ Độ;17710 Name, độ lệch độ rộng của dây phải được giảm thêm, và nó phải thấp hơn R19471;20 Name

Cũng giống như, để kiểm soát Z0 226; 137; 1645=, the liệu pháp chịu đựng độ rộng dây phải được điều khiển 2267; 16444; 17710 Name

Do đó, Chúng tôi không khó khăn gì để hiểu tại sao PTE PCBs and some (TIẾNG C4) require a line width of ±0.2mm, và nguyên nhân là để kiểm soát tính năng cản trở Z0.