Hiện tại, với Languageự phát triển liên tục của các sản phẩm sử dụng mạch tổng hợp lớn, lắp đặt và kiểm tra Bảng PCB càng ngày càng khó khăn. Mặc dù công nghệ thử nghiệm truyền thống trong mạch vẫn được dùng cho việc kiểm tra các mạch in., Cách này đã trở nên rất khó hiểu vì việc thủ dụng và ký bóng con chip. Bây giờ một công nghệ quét biên giới của công nghệ thử nghiệm mới đã được phát triển., Hầu hết các mạch ASIC và nhiều thiết bị cấp độ trung đã bắt đầu sử dụng công nghệ thử nghiệm quét biên giới để thiết kế.. Công nghệ BST đã được xác định. theo chất tiêu chuẩn và cung cấp một loạt các giải pháp thử nghiệm. Trong thử nghiệm thực sự, nó không cần phải sử dụng thiết bị thử nghiệm phức tạp và tốn kém, và cung cấp một phương pháp thử nghiệm độc lập với công nghệ bảng mạch. Lợi thế của việc sử dụng công nghệ thử nghiệm quét biên giới cho thiết kế mạch tổng hợp và thiết kế bảng mạch in là quá trình thử nghiệm đơn giản., giảm đáng kể thời gian thử nghiệm và chuẩn đoán trong quá trình sản xuất, thử, sử dụng và bảo trì, giảm đáng kể chi phí.
. Thành phần cơ bản của BST
BST mạch theo tiêu chuẩn, có bao gồm kênh kiểm tra TAP và bộ điều khiển, Bộ đệm hướng dẫn IR và nhóm thu thập dữ liệu thử thách TDR. Kênh truy cập thử nghiệm TAP là đầu nối 5 chân (1 chân cho thiết bị đầu cuối đặt lại). Bộ điều khiển lái là một cỗ máy liên bang, Có thể tạo ra tín hiệu đồng hồ và các tín hiệu điều khiển khác nhau (ie, tạo thử, dịch, chụp, and update signals), để hướng dẫn hay dữ liệu thử nghiệm được chuyển vào các ngăn kéo tương ứng., và điều khiển việc quét giới hạn Các trạng thái làm việc khác nhau của thử nghiệm.
1.1 Kiểm tra đầu vào đồng hồ TCK
Tín hiệu TCK cho phép phần quét ranh giới của IC IC được đồng bộ hóa với đồng hồ trong hệ thống và hoạt động độc lập.
1.2 Chế độ thử Chọn đầu vào TMS
Chế độ thử nghiệm Chọn chân TMS làm tín hiệu điều khiển, mà xác định trạng thái hoạt động của Bộ điều khiển lái. Phải cấu hình TMS trước khi TCK vươn lên.
1.3 Kiểm tra thiết bị đầu cuối nhập dữ liệu TDI
On the rising edge of the test clock pulse TCK, dữ liệu được nhét liên tục qua TDI, được chuyển vào hồ sơ hướng dẫn hay dữ liệu thử nghiệm., và Bộ điều khiển TAP xác định liệu bộ chuyển dữ liệu là dữ liệu hướng dẫn hay thử nghiệm.
1.4 Kiểm tra đầu ra dữ liệu TDO
Kiểm tra sự suy giảm xung đồng hồ TCK, dữ liệu được xuất ra theo đường hệ thống hướng dẫn hay dữ liệu thử qua TDO, và Bộ điều khiển TAP xác định liệu các dữ liệu liên tục có phải là dữ liệu hướng dẫn hay thử nghiệm.
2. Bảng PCB Hệ thống kiểm tra
2.1 Kiểm tra cấu trúc hệ thống
Phần cứng của nó bao gồm một PC đa năng, một máy kiểm tra BST và một cáp tín hiệu BST nối tiếp (một bus với 4 tín hiệu), Các ý nghĩa của con số trong hình là như sau:1 là TDI, 2 là TCK, 3 là TMS, and 4 is TDO). Người thử nghiệm được kết nối tới máy tính qua cổng song song chuẩn, và được kết nối với cổng kiểm tra TAP trên PCB qua cáp tín hiệu hàng loạt. Giả sử có ba mô- đun A, B, và C trên bảng mạch in, mô- đun có thể gồm một con chip đơn hay nhiều chip. Chúng được thiết kế theo thiết kế tiêu chuẩn, đó là, the BS thanh ghi (nơi các đường chấm đi qua trong mô-đun) được thêm vào I/Kim đính của con chip, và thử quét giới hạn có thể được thực hiện. Nếu hệ thống hay thiết kế kỹ thuật số có nhiều Bảng PCBs, nó có thể kết nối với Bảng PCBqua dây nối tiếp tín hiệu. Người dùng có thể chọn phỉnh, mô- đun hay to àn bộ PCB cần kiểm tra qua lập trình.
2.2 Nguyên tắc hệ thống kiểm tra
Người kiểm tra có thể sử dụng lập trình phần mềm PC để tự động tạo chế độ kiểm tra theo danh sách mạng và mô hình thiết bị để phát hiện lỗi mạch Bảng PCB. Trên máy tính phải có hai tấm ván với ít nhất 32-cắn I/Kim ghim, để có thể đọc 32-cắn/viết chốt có thể được hình thành để dễ dàng đọc và viết các thao tác. Phần mềm thử nghiệm phải gồm prephần tử và các đơn vị thực hiện. The prechiếm lấy đọc các biểu đồ thử và lấy được mối quan hệ có thể của các biểu đồ, và kết quả là một tập tin, Thông tin lưu trữ và kiểm soát. Đơn vị thực hiện nạp các tập tin bên trên và thực hiện các thử nghiệm. Quy trình là đọc thông tin đã lưu trước, lưu dữ liệu vào cổng nhập, đọc dữ liệu từ cổng xuất thích hợp, và so sánh nó với kết quả mong đợi. Nếu tìm thấy lỗi, sẽ tạo ra lỗi, và vị trí lỗi sẽ được đánh dấu, và một chương trình chẩn đoán sẽ được thêm để xác định vị trí đặc biệt của lỗi.
2.3 Nội dung thử nghiệm
1) Kết nối thử nghiệm Một chiếc ghim Bảng PCB. Bởi vì tôi Một chiếc ghim Bảng PCB Cung cấp quyền truy cập cho người kiểm tra;
2) Kiểm tra tính toàn vẹn của chip IC Bảng PCB. Trong quá trình lắp ráp con chip., Nó có thể đã bị hư hại. Tích hợp tự kiểm tra và kiểm tra nội bộ có thể được sử dụng để xác minh chất lượng của chip;
3) Lỗi mở và ngắn mạch của kết nối chip IC trên thử nghiệm Bảng PCB, Có thể được xác minh bằng thử nghiệm bên ngoài:
4) Kiểm tra tính toàn vẹn của xe buýt trên Bảng PCB, qua đó thử nghiệm có thể phát hiện có một lỗ hổng trên mạch I/Kim loại xung điện ngầm nối liền với xe buýt.
Với việc phát triển liên tục công nghệ BST., Bảng PCB Xét nghiệm sẽ dần được cải thiện.. Làm đi sự sử dụng rộng rãi các mạch tổng hợp được lập trình, Sự linh hoạt và áp dụng của Bảng PCB Kiểm tra sẽ cải thiện, và giá trị của hệ thống kiểm tra tương ứng sẽ bị giảm. Người thiết kế có thể sử dụng tất cả các mạch lập trình Bảng PCB, và lập trình chip chỉ có thể thay đổi bằng chương trình phần mềm, để làm một bảng mạch in chung, để cho Bảng PCB có thể hoàn thành các chức năng. Theo cách này, Công nghệ thử quét biên giới sẽ làm ra Bảng PCB thử nghiệm nhanh và thuận tiện hơn, và giảm đáng kể chi phí thử nghiệm.