Power
DDR power supplies can be divided into three categories:
The main power supply VDD và VDDQ,
Hệ thống năng lượng chính là VDDQ=VDD, VDDQ is for IO
VDD is the power supply for buffer power supply, nhưng thường dùng, VDDQ và VDD được kết hợp thành một nguồn điện.. Vài con chip cũng có VDDL, cung cấp điện cho người, và có thể dùng cùng nguồn điện với thiết bị ảnh..
Khi thiết kế nguồn điện, Cần phải xem xét liệu điện thế và điện có đáp ứng yêu cầu không., chuỗi năng lượng của nguồn cung điện, nguồn điện của nguồn cung cấp năng lượng, và đơn điệu.
Năng lượng cung cấp điện thường được cấp trong vòng 44Name;177Comment%.
Hiện thời cần được tính to án dựa trên các con chip khác nhau và số lượng con chip. Bởi vì dòng chảy DDR thường là tương đối lớn., khi Thiết kế PCB, nếu máy cung cấp năng lượng hoàn toàn được đặt trên các chốt, nó là trạng thái lý tưởng nhất, và tụ điện dự trữ năng lượng tăng ở khoang nguồn điện., và mỗi ghim được thêm một cái. Bộ lọc với tụ điện nhỏ.
Nguồn năng lượng tham chiếu linh hoạt:,
Máy đo năng lượng là linh hoạt của linh hồn, và V5DDQ/Name, vậy nó có thể được cung cấp bởi một con chip cung cấp năng lượng, hoặc có thể lấy được bởi một ngăn cản. Bởi vì linh tính linh hoạt của linh hồn linh hoạt, theo thứ tự của vài m, Phương pháp phân chia số đối số tiết kiệm chi phí và có thể linh hoạt hơn. Nó được đặt gần hơn với chiếc huy hiệu linh động và theo sát. thế giang mai, nên khuyên nên dùng phương pháp này. Phải lưu ý là các đối số được dùng cho bộ phân điện có thể là 100~10K, Độ chính xác là bao nhiêu.
Mỗi chốt của điện năng tham chiếu Vrag cần phải thêm một bộ lọc chứa chứa một điểm 10nF, và kết nối tụ điện sẽ tốt hơn song với mỗi kháng cự phân điện.
Used for matching voltage VTT (Tracking Termination Voltage)
VTT is the power source pulled up by the matching resistor, Máy ảnh/2. Thiết kế DDR, phụ thuộc vào địa hình, Một số thiết kế không dùng VT, như khi bộ điều khiển có ít thiết bị DDR. Nếu dùng VT, Giá bây giờ của hãng VT là số lượng tương đối lớn., nên dây dẫn cần được đặt bằng đồng. Và VT yêu cầu rằng nguồn cung cấp năng lượng có thể làm chìm dòng điện và dòng chảy.. Trong hoàn cảnh bình thường, bạn có thể sử dụng một con chip điện đặc biệt được thiết kế để tạo ra VHT để đáp ứng yêu cầu..
Thêm, một tụ điện 10Nf 1000F thường được đặt cạnh mỗi đối tượng bị kéo đến VRT., và một tụ điện UF lớn cần thiết cho việc lưu trữ năng lượng trên toàn bộ hệ thống VHT..
Nói chung, Đường dẫn dữ liệu DDR thuộc địa hình một-ổ-một, cả DDR2 và DDRComment đều có ODT để khớp, Vì vậy không cần thiết phải rút chuyến VT để kiểm tra tốt hơn. Tuy, nếu các dòng địa chỉ và điều khiển đã tải nhiều lần, sẽ có hơn một tài xế, và không có OT bên trong, và địa hình là một cấu trúc điểm T, nên thường phải dùng VT để kiểm so át chất lượng khớp tín hiệu.
2. Clock
The DDR clock is a differential trace. Thường, Dùng phương pháp khớp 100 oham song với thiết bị cuối được dùng. The control trở thành the different pair of the different vết is 100 oham, và hàng một dòng là 50 oham. Phải lưu ý là đường kẻ khác cũng có thể dùng chuỗi khớp.. Lợi thế của việc dùng tỷ lệ khớp là khả năng điều khiển độ cao của tín hiệu khác nhau, có thể có tác động nhất định với EME..
3. Data and DQS
The DQS signal is equivalent to the reference clock of the data signal, và nó cần phải được giữ cùng chiều dài với tín hiệu NGK khi lộ trình. DQS là một tín hiệu kết thúc đơn dưới DDR2. DDR2 có thể được dùng làm tín hiệu chẩn hay kết thúc đơn phương.. Khi làm đơn chấm, bạn cần kết nối DQS- với mặt đất, Khi DDR3 là một tín hiệu khác biệt và yêu cầu một đường phân biệt 100oham. Do bị OT nội bộ., DQS không đòi hỏi kết nối với các thiết bị cuối cùng với các cự giá 100ohm. Mỗi tín hiệu dữ liệu 8cắn tương ứng với một nhóm tín hiệu DQS.
Tín hiệu DQS cần giữ cùng chiều dài với tín hiệu DQS của cùng một nhóm trong khi lộ trình., và điều khiển tối đa 50oham riêng. Khi ghi dữ liệu, Đường giữa của DQ và DQS thẳng hàng, và khi đọc dữ liệu, Bề ngoài của DQ và DQS được canh ngang. Tín hiệu Q chủ yếu là một cái., và DDR2 và DDR3 có tổ hợp ODT nội bộ, nên thường là đủ để thực hiện kết hợp chuỗi.
4. Address and Control
The address and control signal are not as fast as DQ. Chúng được thử nghiệm dựa trên đỉnh cao của đồng hồ., vì thế chúng phải ngang chiều dài của đồng hồ.. Tuy, nếu dùng đa DDR, địa chỉ và tín hiệu điều khiển nằm trong mối quan hệ một- ổ-bánh-đa, và bạn cần phải chú ý xem phương pháp khớp có thích hợp không.
5. PCB layout considerations
During PCB layout, Phân tử DDR nên được đặt càng gần Bộ điều khiển DDR càng tốt.. Mỗi chốt nguồn điện cần đặt với một tụ điện bộ lọc, và to àn bộ nguồn điện cần có một tụ điện lớn chứa độ 10uF hay nhiều hơn đặt ở lỗ điện.. Tốt hơn hết là dùng một lớp riêng để đặt nguồn năng lượng lên các chốt. Giá trị đối tượng khớp hàng loạt được đặt tốt nhất ở đầu nguồn. Nếu nó là một tín hiệu hai chiều., nó phải được đặt cùng một đích một cách đồng thời. Nếu nó là một cấu trúc DDR khớp với nhiều ổ đĩa, Máy chống kéo của VT phải được đặt ở góc xa nhất.. Ghi chú rằng bố trí con chip cần được cân bằng. Tấm hình này hiển thị cấu trúc địa hình của một số DDR. Đầu, trong trường hợp một lần lái hai, nó được chia thành một thân cây, chuỗi hoa cúc và cấu trúc bay-by. Bay-by là một hệ thống dây chuyền hoa cúc với một STB nhỏ. Cấu trúc chuỗi Daisy của DDR2 và DDR3 thì phù hợp hơn.. Cấu trúc cây giống như cho phép gắn hai con chip vào mặt trước và mặt sau của PCB để giảm độ dài của khớp khung. Độ chuẩn DDR với nhiều lần chạy còn phức tạp hơn và cần mô phỏng cẩn thận..
Comment. PCB wiring considerations
For PCB layout, Dùng 50 oham cho vết xoá một đường và 100 oham cho vết khác nhau.
Ghi chú rằng độ dài ngang bằng của đường dây phân điều khiển nằm trong\ 19477;10mil, và cùng một nhóm đường cũng khác nhau dựa theo tốc độ, Thông thường: ¶ 194771;50milil.
Đường điều khiển và địa chỉ, Đường DQS, và đồng hồ dài bằng nhau, và các dòng dữ liệu DQ có cùng chiều dài với các dòng DQS của cùng một nhóm.
Chú ý cái đồng hồ, Bộ định dạng DQS và các tín hiệu khác phải tách ra bằng khoảng cách vượt hơn 3W.
Tín hiệu giữa các nhóm phải được tách ra bằng khoảng cách ít nhất 3W.
Tốt nhất là di chuyển cùng một nhóm tín hiệu trên cùng một lớp.
Giảm bớt số cầu.
7. EMI issues
Due to its fast speed and frequent access, DDR cần phải xem xét sự can thiệp bên ngoài của nó trong nhiều thiết kế.. You need to pay attention to the following points when designing
The principle requires circuit modules and signals that are susceptible to interference, như các tín hiệu, tín hiệu tần số radio, Tín hiệu đồng hồ, Comment., như yêu cầu bởi hiệu ứng, để ngăn DDR can thiệp và ảnh hưởng tới các chỉ thị.
Không dùng nguồn điện tương tự cho nguồn cung cấp điện DDR và các mô- đun năng lượng dễ dàng khác.. Nếu dùng cùng nguồn điện, cẩn thận với việc dùng bộ dẫn đầu, từ vòng hay tụ điện cho bộ lọc và cách ly.
Đường dây tín hiệu thời gian và DQS, lưu trữ một số nơi có thể tăng sức mạnh chuỗi và khả năng song song. Khi EME vượt qua tiêu chuẩn, tăng hiệu lực của các chuỗi hay khả năng dẫn tới mặt đất trong phạm vi được phép bởi độ trung thực của tín hiệu để làm cho tín hiệu tăng và trì hoãn. Chậm lại và giảm bức xạ bên ngoài.
Để chống đỡ., sử dụng cấu trúc lớp bảo vệ của vỏ kim loại để bảo vệ bức xạ bên ngoài.
Chú ý giữ vững sự to àn vẹn của mặt đất.
8. Test Method
Note that the bandwidth of the oscilloscope probe and the oscilloscope itself can meet the test requirements.
Các điểm thử nghiệm phải được chọn càng gần càng tốt với kết quả nhận tín hiệu..
Bởi vì báo hiệu DDR phức tạp hơn., để kiểm tra nhanh, sửa, và giải quyết các vấn đề, Chúng tôi hy vọng đơn giản chỉ cần tách chữ/ghi nhỏ. Lúc này, Cách phân tích biểu đồ mắt thường dùng nhất là để kiểm tra xem tín hiệu DDR có khớp với điện thế không., giờ, nhu cầu động cơ.
Có vài thiết lập chế độ kích hoạt. Đầu, có thể dùng kíp nổ ngang để tách chữ/Tín hiệu viết. Dựa theo đặc tả DIỀU DC, Độ rộng của báo hiệu đọc là 0.9 đến 1.Vòng đầu đồng hồ, và độ rộng của báo hiệu viết được xác định là lớn hơn 0.Máy tính 35., và không có giới hạn. Cách kích hoạt thứ hai là dùng phương pháp kích hoạt khuếch đại tín hiệu lớn hơn để tách chữ/ghi nhận. Thường, Độ lớn tín hiệu của đọc/Tín hiệu viết khác, để chúng ta có thể phân biệt được hai thứ bằng cách khởi động một bản điều trị bằng độ lớn của tín hiệu..
Hãy chú ý độ lớn của tín hiệu, tần số của đồng hồ, điểm ngang của đồng hồ phân biệt, nếu cạnh leo theo chiều không giống nhau, Vượt, Comment. trong cuộc thử nghiệm.
Điều quan trọng nhất về thời điểm, Điều quan trọng nhất để chú ý là thời gian thiết lập và thời gian giam giữ.
Trên đây là hệ thống phân loại nguồn điện DDR. Phương pháp hỗ trợ: Thông tin Sản xuất PCB and Sản xuất PCB công nghệ.