Chính xác sản xuất PCB, PCB tần số cao, PCB cao tốc, PCB chuẩn, PCB đa lớp và PCB.
Nhà máy dịch vụ tùy chỉnh PCB & PCBA đáng tin cậy nhất.
Tin tức về PCB

Tin tức về PCB - Điều kiện lộ trình tín hiệu khác nhau và kỹ năng thiết kế bảng sao chép PCB

Tin tức về PCB

Tin tức về PCB - Điều kiện lộ trình tín hiệu khác nhau và kỹ năng thiết kế bảng sao chép PCB

Điều kiện lộ trình tín hiệu khác nhau và kỹ năng thiết kế bảng sao chép PCB

2021-09-27
View:428
Author:Kavie

Cho người Thiết kế bảng sao chép PCB của bảng mẹ, Việc lộ trình các loại tín hiệu khác nhau là một phần cần phải chú ý. Vì có nhiều loại tín hiệu được thiết kế trên bảng mẹ., và dấu vết tín hiệu khác nhau có tiêu chuẩn và yêu cầu khác nhau, để đảm bảo thiết kế tấm ván mẹ chính xác và khả thi, cần phải hiểu sâu hơn về những dấu vết của các tín hiệu khác nhau. Đây., Chúng tôi cung cấp cho bạn một sự giới thiệu chi tiết về kỹ thuật dây và yêu cầu của các kiểu tín hiệu thông thường trong thiết kế mẫu mạch mẹ..

PCB


1, CPU wiring:

The wiring of the CPU is generally 5/10. Khoảng cách giữa các đường điều khiển phải lớn hơn một chút., Khoảng 20triệu.

<1>Data lines (0-63) 64 pieces;

<2>Address line (3-31) REQ(0-4) etc.

<3>Control line (generally distributed between the data line và the address line)

When the data lines are routed, mỗi dòng 16 được xếp lại với nhau và chạy trên cùng một lớp.

(0-15) (16-31) (32-47) (48-63) and each group distributes 2-3 control lines,

Khi định tuyến địa chỉ, mỗi dòng 16 được xếp lại với nhau và chạy trên cùng một lớp. The difference is that the Address lines are not from (3-31) before (0-2). Thường chia làm hai nhóm,

<1>(3-16) Add 5 REQ lines, 18;

<2>(17-31) 16 pieces;

When the CPU signal is routed, nó phải được tách ra khỏi các tín hiệu khác với dòng GND 20-30mil, như dấu hiệu DDSName, để dễ dàng sử dụng cục GND bên trong dưới VIA và đóng vai trò cơ bản.

2, DDR signal:

In addition to the Control line, Đường DDR thường là 5/Đường Điều khiển 10 để duy trì khoảng cách đường. Giống như CPU, it is mainly divided into the following three categories:

<1>Data line (0-63) 64 lines

<2>Address line (0-13) There are also some address signal lines with other names,

<3>Control line (generally distributed between the data and address lines)

When the Data line is routed, Mỗi dòng 8 là một nhóm, cộng hai đường điều khiển DQM và DQS để đi cùng nhau và đi cùng một lớp. The main grouping methods are:

MD (0-7) add DQM0 DQS0

MD (8-15) plus DQM 1 DQS 1

MD (16-23) plus DQM 2 DQS 2

MD (24-31) plus DQM3 DQS 3

MD (32-39) plus DQM 4 DQS 4

MD (40-47) plus DQM 5 DQS 5

MD (48-55) plus DQM 6 DQS 6

MD (56-63) plus DQM 7 DQS 7

Address lines are all together as much as possible;

In addition, trong phần DDR có ba cặp của đường CLK.. Nếu nó là một DDR kép, có sáu cặp của các dòng NGK. The CLK phải được ghép đôi và được giữ ít nhất là 20 milis với các tín hiệu khác..

DDR, như CPU, phải tách ra khỏi các tín hiệu khác bằng một tín hiệu GND 20-30mil, mainly the CPU and AGP signals

3, CLK signal:

The CLK signal is an important signal in the motherboard, generally as large as the following:

<1>200 trillion

<2>100 trillion

<3>66 trillion

<4>48 trillion

<5>16 trillion

The above is the introduction of various signal routing requirements and techniques for Thiết kế bảng sao chép PCB. Phương pháp hỗ trợ Sản xuất PCB and Sản xuất PCB công nghệ.