Kiểu của Bảng PCB working layer:
Before we design the bảng mạch, Bước đầu tiên là chọn lớp làm việc phù hợp. Biểu đồ 9S để cung cấp nhiều loại lớp làm việc. Chỉ sau khi hiểu các chức năng của các lớp làm việc này, có thể bảng mạch được thiết kế chính xác và đáng tin cậy. Các lớp làm việc được cung cấp bởi protein 9S có thể phân loại 7: lớp lớp phát sóng, Hành tinh nội bộ, Tạo layer mới, Description, Silk screen Layers), Others (other working layers) and System (system working layers), execute the menu command [Design"/[Options...trong khi Thiết kế PCB đặt tầm nhìn của mỗi lớp làm việc.
L. Đánh dấu Lớp đạt: Protein 9lớp S cung cấp mức độ 32, bao gồm cả [Toplớp] [Bottomlớp] [Bottomlớp]. (phần dưới), [Midlớp 1), [middle lớp 1), [MidLayer 2]...(middle lớp) 2)226; 1288; 126cám;cám cám;cám;126;[mid lớp 30] (Mid lớp 30). Hệ thống phát tín hiệu được dùng để đặt các thành phần (lớp trên và dưới) và dấu vết. Hệ thống phát tín hiệu dương tính (phim tích cực) có nghĩa là vùng có dấu vết hay các vật thể khác được đặt trên lớp làm việc này có lớp đồng.
2. Máy bay nội bộ (chế độ cung cấp năng lượng nội bộ/ cơ chế tạo đất)......................... Protein 93 để cung cấp năng lượng nội bộ cho máy bay nội bộ (gọi là máy bay nội bộ điện). (Nội tâm kế hoạch quốc tế) Những dấu vết hay các vật thể khác được đặt lên các lớp này là vùng không có đồng, tức là các lớp làm việc này âm tính* (phim âm tính). Mỗi lớp sức mạnh/mặt đất nội bộ có thể được đặt tên một mạng lưới điện, và bộ biên tập mạch đã in sẽ tự động kết nối lớp này với các lớp đệm khác với cùng một tên lưới (tức là kết nối điện) dưới dạng sợi dây trước kéo. (Biểu đồ Bước Bước Bước Bước Phụ đề: Biểu đồ Bước Bước Bước Phụ đề: Nó cũng được phép chia cấp năng lượng nội bộ thành nhiều tiểu tiết, tức là mỗi lớp năng lượng nội bộ có thể có hai hoặc nhiều nguồn năng lượng hơn, như kiểu "5V" và "I5V, và vân vân.
Ba. Mặt nạ (mặt nạ solder, lớp bảo vệ keo solder). Trong protein 99 S, có hai mặt nạ solder. (mặt nạ solder trên) và (mặt nạ solder phía dưới). Lớp mặt nạ solder âm tính, và các má hay các vật thể khác được đặt trên lớp này là vùng không có đồng. Thông thường, để đáp ứng yêu cầu của sức chịu sản xuất, các nhà sản xuất PCB thường yêu cầu quy định một quy định về lớp lớp mở rộng mặt nạ solder để làm tăng cường lớp kháng cự Người bán. Đối với các nhu cầu khác nhau của các miếng đệm, có thể đặt nhiều quy định trong mặt nạ solder. Bên protein 99 Nếu cung cấp lớp bảo vệ nhiều bột solder, cụ thể là'Dán trên'và (*Dòng cuối) Lớp bảo vệ chất tẩy được làm giống mặt nạ solder, nhưng khi công nghệ "phục tùng nhiệt độ" (chuyển hóa nhiệt) được dùng để lắp các thành phần SMD, lớp bảo vệ keo solder chủ yếu được dùng để tạo màn hình tơ lụa mặt nạ solder. Lớp này cũng dương tính. Giống như mặt nạ solder, chúng ta cũng có thể phóng to hay giảm lớp bảo vệ chất tẩy bằng cách xác định một nguyên tắc mở rộng. Đối với các nhu cầu khác nhau của đệm khác nhau, bạn cũng có thể Có nhiều quy định được đặt trong lớp bảo vệ của chất dán.
4. Các lớp cơ khí: có thể có 16 các lớp lớp máy tính trong Protal 9 S: [Mechanical1]Mechanical16, lớp máy thường được dùng để cung cấp thông tin về các phương pháp sản xuất và lắp ráp, như các đường cong bảng mạch, các tiêu điểm, dữ liệu, thông tin, hướng dẫn lắp ráp và các thông tin khác.
Năm. Silk: Protein 9S S cung cấp hai lớp màn hình lụa,'Trên phủ'và'Dưới phủ'. Lớp màn hình tơ lụa được dùng để vẽ sơ đồ của thành phần, số của thành phần được đặt hay thông tin văn bản khác. Khi đặt các thành phần thư viện PCB lên bảng mạch đã in, số lượng và nét vẽ của thành phần sẽ được đặt tự động lên màn hình lụa.
Sáu. Những lớp khác (các lớp đang làm việc khác) Trong protein 99 S, ngoài các lớp làm việc trên đây, còn có các lớp làm việc tiếp theo: Thông thường, chúng tôi đặt các đoạn dây (theo đường ray) hay hướng bắc (Arc) vào lớp dây cấm để tạo thành một vùng cấm. Chỉ trong khu vực đóng này mới có thể bố trí tự động và hệ thống định tuyến các thành phần. Ghi chú: Nếu bạn muốn bố trí tự động hoặc tự động chạy một số mạch hay tất cả các mạch, bạn cần phải xác định ít nhất một vùng dây bị cấm trên lớp dây dẫn cấm. [Đa lớp] Lớp này đại diện cho tất cả các lớp tín hiệu, và các thành phần được đặt vào nó sẽ được đặt tự động vào tất cả các lớp tín hiệu, vì vậy chúng ta có thể dùng "Đa lớp" để thêm đệm hay lỗ qua. Đặt nó vào tất cả các lớp tín hiệu. [Hướng dẫn khoan] (Hướng dẫn khoan) [Drill Guide] là chủ yếu duy trì sự tương thích với việc khoan bằng tay và chế tạo các mạch cũ. Đối với các tiến trình sản xuất hiện đại, « Vẽ Khoan khoan » được dùng để cung cấp các tập tin tham khảo khoan. Chúng tôi thường đặt thông tin rõ ràng về khoan trong lớp làm việc "Khoan vẽ". Khi tập tin khoan được tạo ra bởi bản in, thông tin khoan sẽ được ghi lại, và một bản đồ mã của vị trí khoan sẽ được tạo ra. Nó thường được dùng để tạo hình vẽ cách xử lý bảng mạch.
Đây là lời nhắc nhở:
(1) Không biết lớp làm việc (Khoan vẽ) có được định để nhìn thấy hay không, thì thông tin khoan tạo tự động trong suốt kết xuất được hiển thị trong tài liệu PCB.
(2) Lớp (Vẽ Khoan) chứa một chuỗi đặc biệt chữ "đọc nên". Khi in ra, vị trí của chuỗi ký tự sẽ quyết định nơi cung cấp thông tin vẽ khoan.
7. Hệ thống (lớp làm việc hệ thống)
Lỗi Lỗi đầu ở DRC. (Lỗi lớp DRC)
Dùng để hiển thị thông tin vi phạm quy tắc thiết kế để kiểm tra. Khi lớp này được đóng, Không thể hiển thị lỗi của Congo trên đường vẽ vùng làm việc., nhưng chức năng kiểm tra luật pháp về thiết kế online vẫn còn hoạt động. [Connections] (connection layer) This layer is used to display electrical connections between objects, như là components, đệm, và vias, như Broken Net Marker or Ratsner., nhưng đường ray không bao gồm trong đó. Khi lớp được đóng, các kết nối này sẽ không được hiển thị, nhưng chương trình vẫn phân tích các kết nối nội bộ. [Pad Holes] (Pad Holes) When this layer is opened, Vị trí bên trong của miếng đệm sẽ được hiển thị trên bức vẽ. [Via Holes] (via hole inner hole layer) When this layer is opened, Đường dẫn bên trong lỗ thông sẽ được hiển thị trên đường vẽ.. [Visible Grid 1] (Visible Grid 1) [Visible Grid 2] (Visible Grid 2) These two items are used to display grid lines, and their corresponding grid spacing can be set by the following method: execute the menu command [Design ]/[Options...], you can set the visible grid spacing in the [Visible 1[Visiblc 2] item in the pop-up dialog box. IP là một độ chính xác cao, sản xuất PCB chất lượng cao, như: isola 30hr PCB, PCB tần số cao, PCB tốc độ cao, chê bám, để kiểm tra, PCB cản trở, HDI PCB, PCB cứng, DPCB bị chôn vùi, PCB cấp cao, PCB, lò vi sóng, chung kết telfon và những thứ khác ipbb đều rất thạo trong việc sản xuất PCB.