1. Gerçek PCB sürücüsünde teoretik çatışmalarla nasıl çözebilirsiniz? Örneğin: 1. Çoklu analog/dijital alanların bağlantısıyla çözün: teoretik olarak birbirlerinden ayrılmalılar, fakat uzay sınırları ya da kesinlikle ayrılması yüzünden gerçek miniaturizasyon ve yüksek yoğunluklarında, küçük sinyal analog alan izleri çok uzun sürecek, teoretik bağlantıları elde etmek zor olacak. PCB fabrikasının praksisi analog/dijital fonksiyonel modülünün toprağını tam bir adaya bölmek ve fonksiyonel modülün analog/dijital toprakları bu adaya bağlı. Sonra adayı trenden "büyük" yere bağla. Bu yaklaşım doğru mu bilmiyorum? 2. Teoriye göre kristal oscillatörü ve CPU arasındaki bağlantı mümkün olduğunca kısa olmalı. Yapısal düzeni yüzünden, kristal oscillatörü ve CPU arasındaki bağlantı relativ uzun ve ince, bu yüzden rahatsız ediyor ve çalışma dayanamıyor. Bu sorunu düzenlemeden nasıl çözeceğiz? Başka bir sürü sorun var, özellikle EMC ve EMI sorunları yüksek hızlı PCB düzenlemesinde. Baş a ğrısı olan bir sürü çatışmalar var. Bu çatışmaları nasıl çözeceğiz?
Cevap: 1. Aslında analog/dijital toprakları ayırmak doğru. Sinyal izlerinin olabildiğince bölünmüş yeri geçmemesi gerektiğini ve elektrik teslimatının ve sinyalin geri dönüş yolu çok büyük olmaması gerektiğini belirtmeli.
2. Kristal oscillatörü analog pozitif bir geri dönüş oscillatörü devrelerindir. Sürekli bir oscilasyon sinyali olmak için, dönüş kazanması ve faz belirlemeleri uygulamalı. Bu analog sinyalinin oscilasyon özellikleri kolayca rahatsız ediyor. Yer koruması izleri eklenirse bile, bu araştırmaları tamamen ayrılamayabilir. Eğer çok uzaktaysa, yeryüzündeki gürültü da pozitif geri dönüş oscilasyon devresine etkileyecek. Bu yüzden kristal oscillatörü ve çip arasındaki mesafe mümkün olduğunca yakın olmalı.
3. Yüksek hızlı sürükleme ve EMI ihtiyaçları arasında çok çatışma var. Ancak temel prensip, EMI tarafından eklenmiş dirençlik ve kapasitet veya ferit dağıtımın belirlenmesine sebep olamaz. Bu yüzden, İzler ve PCB takımını çözmek veya EMI sorunlarını azaltmak için, içi katına giden yüksek hızlı sinyaller gibi kullanmak en iyisi. Sonunda, dirençlik kapasitörü veya ferit kaldırım metodu sinyaline hasarı azaltmak için kullanılır.
2. Hızlı tasarımda sinyal integritesinin sorunu nasıl çözecek? Farklı düzenleme nasıl başarılı? Saat sinyal çizgileri için sadece bir çıkış, farklı düzenlemeyi nasıl başaracağız? Cevap: Sinyal bütünlüğü, basitçe impedance eşleşmesinin bir problemi. impedans eşleşmesine etkileyen faktörler sinyal kaynağının yapısı ve çıkış impedansı, izlerin özellikleri impedansı, yük sonunun özellikleri ve izlerin topoloji içeriyor. Çözüm, tükenme ve düzenleme topoloji üzerinde güvenmektir. Farklı çiftin düzeninde dikkatini çekmek için iki nokta var. Birincisi, iki kablo uzunluğu mümkün olduğunca uzun olmalı, diğeri de iki kablo arasındaki mesafe (bu mesafe farklı impedans tarafından belirlenmiş) sürekli tutmalıdır, yani paralel tutmalıdır. İki paralel yol var, birisi, iki kablo aynı tarafta çalışıyor, diğeri de yukarıda ve aşağıda (aşağıda) iki kablo üzerinde çalışıyor. Genelde eskisinin bir tarafından daha fazla uygulamaları var. Farklı düzenleme kullanmak için sinyal kaynağı ve alıcı sonu farklı sinyallerdir. Bu yüzden, sadece bir çıkış terminal ile saat sinyali için farklı düzenlemek imkansız.
3. Yüksek hızlı farklı sinyal düzenleme hakkında -- Soru: Yüksek hızlı farklı sinyal çizgisinin çizgisini PCB'de paralel şekilde yönlendirildiğinde, impedans eşleşmesi durumunda, iki kablo karşılaştığı için, birçok faydası sağlayacak. Ancak, bu sinyalin azalmasını arttıracağı ve iletişim mesafesine etkileyeceği fikirler var. Öyle mi? Neden? Bazı büyük PCB şirketleri değerlendirme kurulunda mümkün olduğunca yakın ve paralel hızlı sürücü görüyorlar. Bazıları birden iki kablo arasındaki mesafe aniden uzak ve yakın olurlar. Kimin daha iyi olduğunu bilmiyorum. Sinyalim 1GHz'in üstünde ve impedance 50 ohm. Hesaplamak için yazılım kullanıldığında, farklı çizgi çift de 50 ohm olarak hesaplanır mı? Yoksa 100 ohm olarak hesaplanıyor mu? Anlaşılma sonunda farklı çizgi çiftleri arasında uyuşturucu düzenlenebilir mi?
Cevap: Yüksek frekans sinyal enerjisinin azalmasının bir sebebi, yönetici kaybı (yönetici kaybı), deri etkisi de dahil, diğeri dielektrik maddelerin dielektrik kaybıdır. Bu iki faktör, elektromagnyetik teori transmisyon hattı etkisini analiz ederken sinyal etkisine etkisi derecede görülebilir. Farklı çizginin birleşmesi özelliklerinin impedansı etkileyecek ve daha küçük olacak. voltaj bölücü prensipine göre (voltaj bölücü), bu sinyal kaynağı tarafından sinyal kaynağı çizgine gönderilen voltaj daha küçük yapar. Birleştirme yüzünden sinyal yenilemesinin teorik analizi, okumadım. Farklı çiftin düzenleme yöntemi yakın ve paralel olmalı. Böyle denilen uygun yaklaşık, mesafe farklı impedans değerini etkileyecektir. Bu, farklı çiftleri tasarlamak için önemli bir parameter. Paralelizm ihtiyacı ayrıca farklı impedans konsistencisini korumak. Eğer iki çizgi birden uzak ve yakın olursa, farklı impedans uygunsuz olacak, bu da sinyal büyüklüğüne ve zamanlama gecikmesine etkileyecek. Diferenciel impedans hesaplaması 2 (Z11-Z12), Z11 izlerin özelliğinin özelliğinin engellemesi ve Z12, iki farklı çizgi arasındaki birleşme tarafından oluşturduğu impedans. Bu yüzden, farklı impedans 100 ohm olarak tasarlandığında, izlerin özelliği kendisi 50 ohm'den biraz daha büyük olmalı. Ne kadar büyük olduğuna göre, simulasyon yazılımıyla hesaplanılabilir.