Hassas PCB İmalatı, Yüksek Frekanslı PCB, Yüksek Hızlı PCB, Standart PCB, Çok Katmanlı PCB ve PCB Montajı.
PCB Haberleri

PCB Haberleri - Hardware düzenlemesinin deneyimi

PCB Haberleri

PCB Haberleri - Hardware düzenlemesinin deneyimi

Hardware düzenlemesinin deneyimi

2021-10-17
View:404
Author:Kavie

Saat hattı rotasyonu

1. Yüzey katmanın veya yönlendirme uzunluğunda saat dönüşü yok=<500mil (kritik saat yüzey katmanın wiring=<200mil); ve tam bir toprak uça ğı yenilemek için kullanılmalı ve köprü karşılaştırılmamış veya karşılaştırılmamış.

2. Kristal oscillatör ve saat sürücü alanının TOP katmanından başka bir sürücü yok; (Bu bazen tatmin etmek zordur).

3. Sinyal çizgisinin etrafında diğer sinyal çizgilerden kaçın ve gerektiğinde 3W prensipine uyun (iki çizgiler arasındaki orta mesafe 3 kere çizginin genişliğinden). Bu genelde veri hatlarını veya adres hatlarını oluşturduğunda düşünülmüyor. Zamanlama dikkat et.

4. Mümkün olduğunda, güç katı 20. prensiple karşılaşmaya çalışmalı, yani güç katı sınırı, yeryüzü sınırına bağlı olan iç küçük tabağının kalınlığından 20 kat daha yüksektir.

pcb


**20H kuralı: Elektrik alanı ve yeryüzü katı arasındaki elektrik alanı değiştirmekten beri, elektromagnet araştırmaları tahtın kenarından dışarıda yayılacak. Buna sınır etkisi denir. Elektrik katmanı geri çekilebilir, bu yüzden elektrik alanı sadece yeryüzü katmanın içinde gerçekleştirilir. Elektrik tasarımı ve toprak arasındaki ortamın kalıntısını bir birim olarak alırsa, eğer azalma 20H olursa, elektrik alanının %70'sini yerleştirme kenarında sınırlanabilir; Eğer küçük alanın %98'indeyse, elektrik alanın sınırlanabilir.

5. Farklı frekanslar saatleri arasındaki 3W prensiple bulun.

**3W kuralı: Çizgiler arasındaki araştırmaları azaltmak için çizgi boşluğu yeterince büyük olmalı. Çizgi merkezi mesafetin 3 kat genişliğinden az değildiğinde, elektrik alanının %70'sini karşılaştırılmadan tutabilir, buna 3W kuralı denir. Eğer birbirinize karıştırmadan elektrik alanının %98'ini elde etmek istiyorsanız, 10 W kuralını kullanabilirsiniz.

6. Saat sinyal katı değiştiğinde ve refluks referans uça ğı da değiştiğinde, genelde bir yeryüzü düşük katının yanında delik üzerinden değiştiriler.

7. Saat dönüşü ve I/O arayüzü ve kontrol çubuğu arasındaki mesafe>=1000 mil.

8. Saat hatının eşit uzunluğu ve yakın uçak katı sürücüsü <=1000 mil.

9. Çok yüklü saat yapısı mümkün olduğunca yıldız şeklinde şekillenmelidir. Aslında gerçek uygulama içinde, çoklu yük noktasının merkezine yürürken, eşit uzunluğu ikifurkasyon yöntemi genellikle kullanılır.

10. SDRAM sürücüsünde SDCLK ile DATA uzunluğunun farkı < =800mil.

11. Tipik strip çizginin (orta katı dönüştürme) hızı 180ps/inç ve mikrostrip çizginin (yüzey dönüştürme) 140ps/inç.

Arayüz düzenleme şartları:

1. Farklı düzenleme kuralları: paralel ve eşit uzak, aynı katı, eşit uzunluğu.

2. Arayüz değiştirici ve arayüz bağlantısı arasındaki ağ uzunluğu 1000 milden az.

3. Köprü ölçülerini bölümünün boyunca yeniden ayarlama çizgisine ekle.

4. Arayüz devresinin düzenlemesi ilk olarak koruma prensipine uymalı ve sonra filtrelemesi gerekir.

5. Arayüz dönüştürücüleri ve optoküpleri gibi ilk ve ikinci izolasyon komponentleri birbirinden ayrılmıştır ve yakın uçaklar gibi bir bağlantı yolu yoktur ve uyumlu referens uçağına bağlantı genişliği 100milden daha büyük.

Tahta takımı:

1. Komponentü katının yakın katı yeryüzü uçağıdır. Bu aygıt koruması katı ve sabit katı dönüştürme katı için referans uçağı sağlar.

2. Tüm sinyal katları toprak uçağına kadar yakın.

3. Birbirlerine doğrudan yakın iki sinyal katından kaçmayı deneyin.

4. Ana enerji tasarımı mümkün olduğunca yakın.

5. Laminatlı yapının simetrisini hesaplayın.

Diğer dikkat noktaları:

1. Elektrik katı ve toprak katı arasındaki EMC ortamı zayıf, bu yüzden araştırmalara hassas olan sinyalleri yerleştirmekten kaçın.

Sinyal kablosu doğru açılar olmamalı.

3. Uça ğın en yakın yakınlığını yola çıkarın ve karşılık bölümünden kaçın. Eğer kısa bölümü kesmek veya güç alanı uçağına yakın olmak gerekirse, bu şartlar sadece düşük hızlı sinyal çizgilerinde bulunmaya izin verilir.

PCB tasarım yetenekleri hakkında sorular

1. EMC testinde saat sinyalinin harmoniğinin standartları çok ciddi olarak aştığını bulundu, fakat kapasitörü elektrik sağlaması tarafından bağlanmıştı. Elektromagnetik radyasyonu bastırmak için PCB tasarımında ne tarafından dikkati çekilmeli?

EMC'nin üç elementi radyasyon kaynağı, iletişim yolu ve kurbanıdır. Propagasyon yolu uzay radyasyon yayılması ve kabel yönetimine bölünmüştür. Bu yüzden harmonik bastırmak için ilk defa yayıldığına bakın. Elektrik tasarımı çözümleme yönetim modunun yayılmasını çözmek. Ayrıca, gerekli eşleşme ve korumak da gerekli.

2. PCB sürücüğünde hangi yöntem kullanılacak bir grup otobüs (adres, veri, komuta) sürücü (4, 5'e kadar) aygıtlar (FLASH, SDRAM, diğer periferal...) için?

Sinyal integritesi üzerindeki sürücü topolojinin etkisi genellikle her düğüm üzerinde inconsistent sinyal ulaşma zamanında yansıtılır, ve yansıtılmış sinyal aynı zamanda belirli bir düğüme ulaşır, bu da sinyal kalitesini kötüleştirir. Genelde bir yıldız topoloji içinde sinyal transmisi ve refleksiyon gecikmelerini daha iyi sinyal kalitesini ulaştırmak için aynı uzunluğunun birkaç parçasını kontrol edebilirsiniz.

Topoloji kullanmadan önce sinyal topoloji düğümün durumunu, gerçek çalışma prensipi ve düzenleme zorluklarını düşünmek gerekir. Farklı buferlerde sinyal refleksi üzerinde uyumsuz etkiler var. Bu yüzden yıldız topoloji, flash ve sdram ile bağlantılı veri adresinin ertelenmesini çözemez ve bu yüzden sinyalin kalitesini sağlayamaz. On the other hand, high-speed signals generally For communication between dsp and sdram, the speed of flash loading is not high, so in high-speed simulation, only ensure the waveform in the node where the actual high-speed signal works effectively, without paying attention to the waveform in the flash; Yıldız topoloji süylü zincirle ve diğer topologlarla karşılaştırılır. Diğer sözleriyle, düzenleme daha zordur, özellikle bir çok veri adresi sinyalleri yıldız topoloji kullandığında.

3. PCB tasarımında, toprak kablosu genellikle koruma alanına ve sinyal alanına bölüyor; elektrik toprakları dijital toprak ve analog toprak olarak bölünebilir. Yer kablosu neden bölünmeli?

Yeri bölmek amacı genellikle EMC düşünceleri için ve güç teslimatının dijital kısmındaki ses ve yeryüzü diğer sinyallere, özellikle yönetim yolundan analog sinyallere karıştıracağından endişeleniyor. Sinyal ve korumalı toprak bölümüne gelince, EMC'deki ESD statik patlamasının düşünmesi hayatlarımızda bulunan yıldırım parçasının rolünün benzeri olduğu için. Onu nasıl bölünerseniz de sonunda sadece bir toprak var. Sadece sesli emisyon metodu farklı.

4. Saat oluştururken iki tarafta yer kablo kalkanlarını eklemek gerekiyor mu?

Korunan yeryüzü kablosu eklemek veya karışık konuşma/EMI durumunun üzerinde bağlı olmaması ve korunan yeryüzü kablosu iyi idare edilmezse, durumu daha kötüleştirebilir.

5. Güç PCB ile 4 katı tahtasının katlarını nasıl ayarlayabilir?

Yüksek tanımını ayarlayabilirsiniz

1:uçak+ komponent(üst yol)

2: kamera uçağı veya bölünmek/karışık (GND)

3:kamera uçağı veya bölüş/karışık (güç)

4: uçak+komponent yok (eğer tek taraflı bir komponent uçak+yol olarak tanımlanabilir)

SDRAM prensipli tasarım ve düzenleme kuralları

tradisyonel SDRAM arayüz devriyle karşılaştı. Kayıtlı SDARM devresi devre elektrik parametreleri üzerinde relativ açık tasarım sınırları var ve aslında tasarım sırasında ana kontrol çipinin sürücü yeteneğini düşünmek gerekmiyor. Ama kayıtlı SDRAM'in de yüksek hızlı bir arayüz devresi olduğu için devre tasarımı da devre güveniliğini ve stabiliğini sağlamak için bazı kurallara uymalı.

(1) Prensip tasarım kuralları

1. Fazi ayarlama kapasitörü her çipinin saat giriş sonunda tasarlanmış, ve kapasitet değeri ölçülenen verilere göre ayarlanabilir.

2. Her SDRAM çipinin veri parçalarında, dizayn seri ile eşleştirilen direktörler hakkında. Eşleşen istikrar değeri l0 Ω olarak ayarlanabilir.

3. Her çarpma çipinin çarpma saati saat genişleme devresinin farklı çıkış saatlerini kabul ediyor.

4. Her SDRAM çipinin girdi saati saat genişleme devresinin farklı çıkış saatlerini kabul ediyor.

5. Saat genişleme çipinin saat çıkışı çipini seride eşleşen bir direktörü bağlamak için tasarlanmış. Eşleşen istikrar değeri l0 Ω olarak ayarlanabilir.

6. Çiftlik çipinin çıkış terminal, eşleşen direniyet ile serilerde bağlanılmak için tasarlanmıştır. Eşleşen dirençlik değeri lO Ω olarak ayarlanabilir.

(2) Silme kuralları

1. SDRAM veri hattı: MPC824l'den aynı SDRAM chip'e kadar veri sinyalleri eşit uzunluğuyla kontrol edilmeli ve uzunluğu hatası ±5'de kontrol edilmeli.

2. SDRAM adresi/kontrol çizgisini: çipi aynı SDRAM'e bağla

Chip'in adresi/kontrol sinyali yönlendirmesi eşit uzunluğuyla kontrol edilmeli ve uzunluğu hatası ±5% içinde kontrol edilmeli.

3. Saat genişleme devrelerinden iki yönde saat çıkışı çarpma çipine kadar ve sürücüsü eşit uzunluğuyla kontrol edilmeli ve uzunluğu hatası ±l.27mm içinde kontrol ediliyor.

4. Saat genişleme devresinden SDRAM çipine kadar 4 kanal saat çıkışı eşit uzunluk kontrolü gerekiyor ve uzunluk hatası ±l.27 mm içinde kontrol ediliyor.

5. Dönüş çipinden SDRAM çipine kadar adres/kontrol sinyalinin uzunluğu saat genişleme devrelerinden uygun SDRAM çipine kadar aynı ve uzunluğu hatası ±5% içinde kontrol edilir.

6. Saat uzantısı devre geri dönüş saat izlerinin uzunluğu SDRAM çipine kadar ortalama uzantısı ile aynı uzunluğudur ve uzunluğu hatası ±10% içinde kontrol edilir.

7. MPC824l ve SDRAM çip arasındaki veri çizginin, adres çizginin, kontrol çizginin ve saat çizginin uzunluğu basit olarak aynı uzunluğudur ve uzunluğu hatası ±10% içinde kontrol edilir.

(3) Düzenleme kuralları

1. Bütün faz ayarlama kapasiteleri alıcı sonuna yakın yerleştirilir.

2. Tüm saat serisi karşı karşılaşanlar yayıncıya yakın yerleştirilir.

3. SDRAM çipinin veri pipinin seri uyuşturucusu SDRAM çipine yakın.

4. Çeviri çipinin çıkış terminalinin seri uyuşturucu saldırısı çıkış terminaline yakın yerleştirilir.

(4) Diğer tasarım kuralları

1. Her uçak impedance tarafından kontrol edilmeli, yani tek sonlu kablolar 50Ω impedance tarafından kontrol edilir.

2. Chip'in elektrik tasarımının bir kapasitörle ekipmeli olmalı, kapasite değeri 0.1μF olabilir. Principle, her elektrik pinin bir kapasitörle tasarlanmalı ve güç pinin yakınlığında yerleştirilmeli.

3. Tam stratum ve güç katı, en azından tam bir stratum sağlamalı.

4. Saat sinyali, EMI'yi azaltmak için en az iç katına gidiyor.

(5) PCB tasarımının hatası

Yukarıdaki kurallara göre tasarlanmış donanım devresi genelde sadece 100 MHz SDRAM saat altında stabil operasyonu sağlamak için faz ayarlama kapasitesinin değerini biraz ayarlaması gerekiyor. Fazi ayarlama kapasitör değerinin menzili genellikle 5~15pF. Eğer zamanlama parametrelerinin sınırı yeterli ise, faz ayarlama kapasitesini karıştırmayabilir


Yukarıdaki şey, donanım düzenleme deneyiminin tanıtılması, Ipcb de PCB üreticileri ve PCB üretim teknolojisi sağlıyor.