Với sự phát triển nhanh chóng của nền công nghiệp đĩa khí quản, ngày càng cao tốc, chức năng cao, Thiết bị chật cứng với độ chính xác cao được áp dụng cho thiết kế hệ thống âm thanh xe hơi hiện đại., Đặc biệt là việc dùng DDR tốc cao với tần số trên 200MHz trong hệ thống định vị điện tử., Thiết kế PCB mới đạt được thời điểm thích hợp nghiêm ngặt để đạt được mục tiêu thiết kế., SI and electromagnetic interference (EMI) design rules to meet the signal integrity of the waveform. Bài báo này lấy DDR2 làm ví dụ để giới thiệu Thiết kế PCB Phương pháp DDR tốc độ cao trong hệ thống định vị âm thanh..
Vào cuối số sáu mươi, tiếng xe có một chức năng radio bắt đầu được áp dụng trên xe. Với việc cải tiến công nghệ điện tử hiện đại, âm thanh ô tô cũng được kèm theo việc phát triển các sản phẩm đa dạng như máy chơi đĩa CD, đa đĩa CD, khuếch đại âm thanh, loa, subwoofers, v.v., với hỗ trợ chất lượng, công nghệ, chức năng và tác động âm thanh. Vào lĩnh vực của các hệ thống giải trí. Đặc biệt là ngay từ đầu thế kỷ XXI, sau sự khởi đầu của kỷ nguyên DVD và phát triển thành công của phần mềm vệ tinh định hình vệ tinh GPS, thiết kế đồ điện tử đã được đưa vào hướng phát triển của các chức năng năng lớn như DVD, định hướng, quay phim và TV.
giải trí và các chức năng khác. Trong khi chức năng của các sản phẩm tiếng xe hơi tiếp tục cải thiện, Nó cũng mang đến thách thức chưa từng thấy với các thiết kế hệ thống: Với sự tăng tần số hoạt động của đồng hồ thiết bị, những thiết bị tiên tiến nhất có thể được sử dụng để thiết kế các sản phẩm có hiệu quả và nhanh chóng..
Trong hệ thống thiết kế âm thanh xe hơi trong quá khứ, tần số đồng hồ cao nhất trên một PCB đã sẵn sàng rất cao lúc ba mươi 50MHz, nhưng giờ tần số đồng hồ của đa số bệnh PCB vượt quá 1000Hz, và một số còn đạt được lệnh của GHz.. Vì lý do này, Phương pháp thiết kế hàng loạt truyền thống được chạy bởi danh s ách này không còn đáp ứng yêu cầu thiết kế ngày nay.. Bây giờ cần phải có một kế hoạch và phương pháp thiết kế cập nhật. Thiết kế một tiến trình song song mà tất cả các kết nối được xem là song song. Tức là nói, những yêu cầu thiết kế và giới hạn mà trước đây chỉ được xem xét trong cấu trúc PCB và trong quá khứ được thay đổi để chú ý và đánh giá đủ vào giai đoạn thiết kế sơ đồ., và chọn các thành phần chủ chốt sẽ được phân tích vào giai đoạn đầu của thiết kế, và thiết kế các đường dây quan trọng sẽ được hình thành. Âm tiết, thiết lập kết thúc và khớp mạng, và xem xét kỹ cấu trúc chất lượng PCB trước khi bắt đầu lắp dây dẫn., giảm liên lạc giữa các tín hiệu, và chắc chắn độ chính xác và thời gian.
Chủ yếu là bài báo này giới thiệu DDR2 siêu tốc được dùng trong hệ thống định vị âm thanh xe. Dưới sự hướng dẫn về lý thuyết cơ bản và kinh nghiệm thiết kế chuyên nghiệp của các mạch tốc độ cao, các phương pháp thiết kế PCB để đảm bảo tính to àn vẹn tín hiệu.
Cái gì là DDR và nguyên tắc lao động cơ bản.
DDR SDRAM, thường gọi là DDR. Bộ nhớ mã lệnh DDR SDRAM là bộ nhớ ngẫu nhiên đồng bộ.
Bộ nhớ DDR được phát triển dựa trên bộ nhớ SDRAM. SDRAM chỉ phát dữ liệu một lần trong chu kỳ đồng hồ, nó truyền dữ liệu trong thời gian nâng cao của đồng hồ. trong khi bộ nhớ DDR truyền dữ liệu hai lần trong một chu kỳ đồng hồ, nó có thể truyền dữ liệu một lần trong thời gian đang tăng và thời gian đang rơi của đồng hồ, Nó được gọi là bộ nhớ hoạt động ngẫu nhiên đồng bộ gấp đôi. Bộ nhớ DDR có thể đạt tốc độ chuyển dữ liệu kép cùng tần số xe buýt với SDRAM.
Trong trường hợp này, nó đối diện với các loại đồng hồ ở Clyde và tạo ra một tín hiệu đồng hồ khác nhau. Việc truyền dữ liệu được thực hiện ở giao lộ của CLAY và kết nối được mở rộng, tức là, dữ liệu được kích hoạt cả hai cạnh leo lên và rơi của CLAY (điều này tình cờ là rìa đang tăng của CLAY).
DQS (ADN, tinh thần chọn dữ liệu) là một hàm quan trọng trong DDRSDAM, vốn được dùng để phân biệt chính xác từng chu kỳ truyền trong vòng xoay đồng hồ, và dùng DQS tại kết nối để đọc dữ liệu tương ứng DQ.
Bộ định dạng này hợp lệ với các cạnh leo lên và rơi, và được tạo ra cùng lúc với tín hiệu dữ liệu. DQS và DQ là cả tín hiệu ba bang cho tín hiệu lây nhiễm. Trong một thao tác đọc, mép của tín hiệu DQS được canh ngang với viền của tín hiệu DQ trong thời gian, và trong một thao tác ghi, mép của tín hiệu DQS được canh với trung tâm tín hiệu DQ theo thời gian.
Lấy sơ đồ định giờ thao tác DDR SDRAM làm ví dụ để minh họa nguyên tắc điều khiển của DQS:
1. Khi không có xuất dữ liệu, DQS nằm ở mức cản cao.
2. Sau khi nhận lệnh ĐỌC, tín hiệu DQS trở thành trở ngại thấp và một chu kỳ phía trước thời gian xuất dữ liệu.
Ba. Tín hiệu D Q S được tạo ra ở giao lộ của ClK và ClK. Comment5; cùng lúc với tín hiệu dữ liệu, và tần số giống với tín hiệu của CLAY.
4. Tín hiệu DQS tiếp tục cho đến khi xung đọc ngừng đập, và sau đó trở lại mức trở nên khó khăn cao sau khi nó hết.
Cao quy định
Thông tin cơ bản về DDR SDRAM.
3 Thiết kế PCB Phương pháp DDR2