Chính xác sản xuất PCB, PCB tần số cao, PCB cao tốc, PCB chuẩn, PCB đa lớp và PCB.
Nhà máy dịch vụ tùy chỉnh PCB & PCBA đáng tin cậy nhất.
Công nghệ PCB

Công nghệ PCB - Giới thiệu về kế hoạch của PCB EME

Công nghệ PCB

Công nghệ PCB - Giới thiệu về kế hoạch của PCB EME

Giới thiệu về kế hoạch của PCB EME

2021-11-01
View:338
Author:Downs

PCB CommentMS bước thiết kế

1. Bộ chế tạo năng lượng IC.

1.1) Phải đảm bảo mỗi mã điện duy nhất PIN có một tụ điện tách ra 0.1UF. Đối với BGA thì có tám tụ điện của 0.1.UF và 0.012F trong bốn góc của BGA. Hãy chú ý đặc biệt đến việc bổ sung tụ điện lọc, như VT, để cung cấp năng lượng theo dấu vết. Việc này không chỉ ảnh hưởng tới sự ổn định, mà còn ảnh hưởng lớn tới EME.

2 Xử lý dòng đồng hồ

2.1) Khuyên bạn nên chạy dòng đồng hồ trước.

2.2) Đối với các đường đồng hồ với tần số lớn hơn hoặc bằng 66M, số đường cho mỗi dòng không thể vượt quá 2, và trung bình không thể vượt hơn 1.5.

2.3) Với những đường đồng hồ với một tần số thấp hơn 6M, số đường cho mỗi dòng không thể vượt qua 3, và trung bình không thể vượt quá 2.5

2.4) Với những đường đồng hồ dài hơn 12-inch, nếu tần số lớn hơn 20M, thì số lượng cầu không thể vượt hơn 2.

bảng pcb

2.5) Nếu đồng hồ có đường ngang, hãy thêm tụ điện vượt giữa lớp thứ hai (lớp dưới) và lớp thứ ba (lớp năng lượng) ở vị trí kế bên của đường lỗ để đảm bảo rằng lớp tham khảo bị thay đổi sau khi đồng hồ được thay đổi. Vòng thời gian của dòng tần số cao (lớp tiếp giáp) liên tục. Cái lớp điện ở vị trí tụ điện vượt phải là cái lớp năng lượng mà đường truyền qua, và phải càng gần với đường thông. Khoảng cách tối đa giữa tụ điện vượt và đường thông không thể vượt qua 30sữa.

2.6) Trên nguyên tắc, mọi đường đồng hồ không thể đi qua đảo. Đây là bốn viễn cảnh để vượt đảo.

2.6.1) Mặt băng-đảo xuất hiện giữa hòn đảo quyền lực và hòn đảo quyền năng. Thời điểm này, đồng hồ được định tuyến phía sau lớp bốn, lớp ba (lớp sức mạnh) có hai hòn đảo quyền lực, và lớp bốn phải băng qua hai hòn đảo này.

2.6.2) Đảo chéo xuất hiện giữa hòn đảo quyền lực và đảo mặt đất. Thời điểm này, đồng hồ được định tuyến phía sau lớp bốn, và có một hòn đảo mặt đất ở giữa một hòn đảo năng lượng ở lớp ba (lớp sức mạnh) và lớp bốn phải vượt qua hai hòn đảo này.

2.6.3) Đảo chéo xuất hiện giữa đảo đất và địa tần. Thời điểm này, đường đồng hồ được định tuyến trên lớp đầu tiên, và có một hòn đảo mặt đất ở giữa lớp thứ hai (lớp đất) và dây nối của lớp đầu tiên phải đi qua đảo mặt đất, tương đương với đường đất bị ngắt.

2.6.4) Không có đồng hồ nào dưới đường đồng hồ cả. Nếu các điều kiện được giới hạn, không thể vượt qua hòn đảo, đảm bảo rằng đồng hồ với tần số lớn hơn hoặc ngang với 66M không vượt qua hòn đảo. Nếu đồng hồ có tần số dưới 66M đi qua hòn đảo, thì cần thêm một tụ điện tách ra để tạo một đường gương. Đặt một tụ điện 0.1.UF giữa hai hòn đảo điện và gần ranh giới đồng hồ xuyên suốt hòn đảo.

2.7. Khi đối mặt với sự lựa chọn của hai cái cầu và một trong suốt hòn đảo, hãy chọn một trong suốt hòn đảo.

2.8) Đường đồng hồ phải cách xa hơn 500sữa khỏi mép bên trái ván I/O, và không được chạy cạnh đường I/O. Nếu không thể, khoảng cách giữa đường đồng hồ và đường dẫn I/O phải lớn hơn 50Mille.

2.9) Khi đồng hồ nằm trên lớp bốn, lớp tham khảo (máy bay sức mạnh) của đồng hồ sẽ cố cung cấp năng lượng cho máy bay của đồng hồ. Đồng hồ càng ít nhắc đến các máy bay khác thì càng tốt. Hơn nữa, tần số này lớn hơn hoặc bằng 66M. Hệ thống năng lượng tham chiếu của đồng hồ phải là một máy bay năng lượng 3D.3V.

2.10) Khoảng cách của đồng hồ phải lớn hơn 25MIL.

2.11) Khi đồng hồ được kết nối, đường dẫn và đường đi nhất có thể.

2.12) Khi dòng đồng hồ được kết nối với BGA và các thiết bị khác, nếu dòng đồng hồ đổi lớp, cố tránh đường dưới chừng BGA.

2

2.14) Kích hoạt đồng hồ và số điện phụ phụ sẽ sát nút nhất có thể.

Ba. Mở cổng I/O

Ba.1) Mỗi cổng I/O bao gồm: PS/2, USB, LPD, COM, COM, CHUCK out, GAME được phân chia thành một mặt đất, phần trái và phần phải được kết nối với mặt đất số, và độ rộng không nhỏ hơn 200000m hoặc ba vias. Đừng kết nối với những nơi khác. Điện thoại.

Ba.2) Nếu cổng Com2 là chốt, nó phải ở càng gần đất I/O càng tốt.

Hệ thống EME mạch I/O gần nhất có thể với I/O SHIELD.

3.4) Lớp năng lượng và lớp mặt đất ở cổng I/O được đặt riêng trên mặt đất, và các lớp dưới và TOP nên được đặt trên mặt đất, và tín hiệu không được phép đi qua hòn đảo (đường tín hiệu được kéo trực tiếp ra khỏi cổng, và cổng I/O không được định hướng tới một khoảng cách xa).

4. Một vài ghi chú

A. Thiết kế kỹ sư phải thực sự tuân thủ Kế hoạch PCB EMS specification. Người kỹ sư EMS có quyền thanh tra.. Nếu như PCB EMS thiết kế is violated and the EMI test FAIL is caused, Trách nhiệm thuộc về kỹ sư thiết kế..

B. Người máy của EME chịu trách nhiệm về kỹ thuật thiết kế và hoàn toàn tuân thủ kỹ thuật thiết kế của PCB EME, nhưng vẫn thử FAIL. Người máy của EME chịu trách nhiệm cung cấp các giải pháp và tổng hợp chúng trong các thiết kế của PCB EME.

C. Kỹ sư EME chịu trách nhiệm cho thử nghiệm EME của mỗi cổng ngoại biên, và bài kiểm tra không được trượt.

D. Mỗi kỹ sư thiết kế có quyền đề xuất và đặt câu hỏi về thiết kế. Các kỹ sư EME chịu trách nhiệm trả lời các câu hỏi và thêm kỹ thuật thiết kế cho engineerC2269;1288;153; đề nghị sau khi được kiểm tra qua các thí nghiệm.

E. EMI engineers are responsible for reducing the chi phí PCB EMI thiết kế và giảm số hạt từ được dùng.