Chính xác sản xuất PCB, PCB tần số cao, PCB cao tốc, PCB chuẩn, PCB đa lớp và PCB.
Nhà máy dịch vụ tùy chỉnh PCB & PCBA đáng tin cậy nhất.
Công nghệ PCB

Công nghệ PCB - Hệ thống giây phút lắp ráp

Công nghệ PCB

Công nghệ PCB - Hệ thống giây phút lắp ráp

Hệ thống giây phút lắp ráp

2021-10-27
View:328
Author:Downs

Một số vấn đề cần được chú ý trong thiết kế đáng tin cậy của bảng PCB trong hệ thống DSP cao tốc.

1, thiết kế nguồn điện

Điều đầu tiên cần xem xét là... Thiết kế PCB Máy DSP cao tốc là thiết kế cung cấp năng lượng. Thiết kế cung cấp điện, Thông thường sử dụng phương pháp theo đây để giải quyết vấn đề độ trung của tín hiệu.

2, xem xét việc tách nhau giữa điện và đất

Với sự tăng cường tần số hoạt động của DSP, DSP và các bộ phận hoà khí khác thường được thu nhỏ và bao bọc dày đặc. Thông thường, các ván đa lớp được xem xét trong thiết kế mạch. Cả điện và mặt đất đều có thể sử dụng một lớp đặc biệt, và với nhiều nguồn điện, ví dụ, điện thế hệ thống cấp dữ liệu DSP I/O khác với điện năng lượng nguồn chính, và có thể sử dụng hai lớp cung cấp năng lượng khác nhau. Nếu tính toán chi phí xử lý một tấm ván đa lớp được cân nhắc, một lớp đặc biệt có thể được sử dụng cho nhiều dây điện hay nguồn điện tương đối quan trọng. Nguồn năng lượng có thể được chuyển đi giống với đường dây tín hiệu, nhưng độ rộng của đường dây phải đủ.

Bất kể cho dù bảng mạch có lớp đất và lớp năng lượng đặc biệt hay không, một tụ điện chắc chắn và được phân phối hợp hợp lý phải được thêm vào giữa nguồn điện và mặt đất. Để tiết kiệm khoảng trống và giảm số lượng thông qua lỗ, bạn nên sử dụng nhiều tụ điện chip hơn. Hộp tụ điện con chip có thể được đặt phía sau tấm bảng PCB, tức là bề mặt bán được. Hộp tụ điện con chip được kết nối với lỗ thông qua với một sợi dây rộng và kết nối với nguồn điện và mặt đất thông qua lỗ thông qua.

bảng pcb

Ba. Luật dàn dây cân nhắc phân phối năng lượng

KCharselect unicode block name

Bộ phận tương tự với tốc độ cao và độ chính xác rất nhạy cảm với tín hiệu số. Thí dụ như, bộ khuếch đại sẽ khuếch đại tiếng chuyển động để làm nó gần với tín hiệu xung, nên bộ phận bộ phận bộ phận dữ liệu và bộ số của tấm ván, bộ phát điện thường cần phải được tách ra.

Tắt các tín hiệu nhạy

Một số tín hiệu nhạy cảm (như đồng hồ tần số cao) đặc biệt nhạy cảm với nhiễu, và phải có biện pháp biệt lập cấp cao cho chúng. Đồng hồ với tần số cao (đồng hồ trên 20MHz, hay đồng hồ với thời gian xoay ít hơn 5n) phải có một dây dẫn đường mặt đất, đồng hồ rộng phải có ít nhất mười dặm, và độ rộng của dây mặt đất phải là ít nhất 20km. Lỗ thủng tiếp xúc tốt với mặt đất, và mỗi cm đều được đục để kết nối với mặt đất. Đồng hồ gởi bên phải được kết nối liên kết hàng loạt với một cột chống phá ở phần hai, 2069;1699;189; 1582;2069;1699; Sự nhiễu gây ra bởi tiếng ồn tín hiệu do đường dây này có thể tránh được.

Thiết kế chống nhiễu phần mềm và phần cứng

Thường, Ứng dụng DSP cao tốc hệ thống PCB Bảng điều khiển được thiết kế bởi người dùng theo yêu cầu cụ thể của hệ thống. Do khả năng thiết kế thấp và điều kiện thí nghiệm, nếu không có biện pháp chống nhiễu hoàn hảo và đáng tin cậy, một khi môi trường làm việc không lý tưởng, có sự khác nhau từ trường sẽ gây ra lệnh của chương trình DSS bị phá rối. Khi đoạn mã hoạt động bình thường của DSS không thể được khôi phục, chương trình sẽ chạy hoặc rơi, và một số thành phần có thể bị hư hại. Cần phải chú ý đến những biện pháp chống nhiễu tương ứng.

Thiết kế chống nhiễu

Hiệu quả chống nhiễu phần cứng cao. Khi tính phức tạp, giá trị và âm lượng của hệ thống được chấp nhận, thiết kế chống nhiễu phần cứng được ưu tiên. Thông thường sử dụng công nghệ chống nhiễu phần cứng có thể tổng hợp vào các loại:

(1) Bộ lọc kim cương: bộ lọc điều khiển có thể suy giảm rất nhiều các tín hiệu nhiễu tần số cao. Ví dụ, sự can thiệp của "burr" có thể bị chặn lại.

(2) Nền tảng hợp lý: Một thiết kế thích hợp cho hệ thống cơ chế tạo đất, cho hệ thống điện tử và xung mạch tương tự, với tốc độ cao, rất quan trọng để có một lớp nền gây khó, rộng. Mặt đất không chỉ có thể tạo lối quay trở trở ngại thấp cho các dòng tần số cao, mà còn làm cho EME và RF nhỏ hơn, và nó cũng có tác động phòng vệ cho sự can thiệp bên ngoài. Tách Mặt đất Analog ra khỏi mặt đất số trong suốt thời gian thiết kế PCB.

Năng lượng bảo vệ: năng lượng điều hòa, tần suất cao, thiết bị hiện đại mạnh, các tia điện từ trường tạo ra bởi các cung điện sẽ tạo ra sóng điện từ và trở thành nguồn nhiễu của nhiễu điện từ. Những vỏ bọc bằng kim loại có thể được dùng để bao quanh các thiết bị trên và hạ chúng. Cặp khiên này Sự nhiễu gây ra từ trường ứng là rất hiệu quả.

(4) Cách ly ánh sáng: Các nhà tách ánh sáng có thể tránh sự ảnh hưởng lẫn nhau giữa các bảng mạch khác nhau. Các tách quang điện cao tốc thường được sử dụng trong giao diện của DSP và các thiết bị khác (như cảm biến, công tắc, v.v).

Thiết kế chống nhiễu phần mềm

Kháng gây nhiễu phần mềm có lợi thế hệ thống chống nhiễu phần cứng không thể thay thế. Trong hệ thống ứng dụng DSP, khả năng chống nhiễu của phần mềm cũng phải được khai thác hoàn to àn để giảm ảnh hưởng của sự can thiệp. Bên dưới có vài phương pháp chống nhiễu phần mềm hiệu quả.

(1) Bộ lọc kỹ thuật số: Âm thanh của tín hiệu nhập tương tự có thể bị loại bỏ bằng bộ lọc kỹ thuật số. Những kỹ thuật lọc kỹ thuật số thường được sử dụng bao gồm: bộ lọc vừa, bộ lọc hàm số, vân vân.

(2) Đặt bẫy: đặt một phần của chương trình khởi động trong khu vực chương trình chưa sử dụng. Khi chương trình bị xáo trộn và nhảy vào vùng này, chương trình khởi động sẽ ép buộc hướng chương trình đã ghi vào địa chỉ đã xác định, và sử dụng một chương trình đặc biệt để sửa lỗi ở đó. Quá trình.

(3) Trợ cấp Bước hướng dẫn: Chèn hai hoặc ba byte của hướng dẫn không thao tác NOP sau khi chỉ dẫn hai-byte và ba byte, điều đó có thể ngăn chặn chương trình bị xâm nhập tự động vào đúng đường khi hệ thống DSP bị xáo trộn bởi chương trình chạy mất.

(4) Đặt thời gian của con chó săn: Nếu chương trình vượt khỏi kiểm soát bước vào một "vòng bất tận", công nghệ "chó săn" thường được dùng để biến chương trình khỏi vòng thời gian vô tận. Nguyên tắc là dùng đồng hồ hẹn giờ, nó tạo ra xung theo thời gian đã đặt. Nếu bạn không muốn tạo ra xung này, DSS phải xóa đồng hồ thời gian trong vòng một thời gian khác hơn khoảng thời gian đã đặt; nhưng khi chương trình DSS chạy mất, nó không phải đồng hồ sẽ được gỡ bỏ như yêu cầu, và xung tạo ra bởi đồng hồ sẽ được sử dụng như một tín hiệu tái tạo và khởi động lại DSS.

KCharselect unicode block name

Sự kết hợp điện từ là khả năng của thiết bị điện tử hoạt động bình thường trong một môi trường điện từ phức tạp. Thiết kế dự tính khả năng hòa hợp điện từ là để cho các thiết bị điện tử có thể ngăn chặn mọi loại nhiễu bên ngoài, nhưng cũng để giảm sự can thiệp điện từ của các thiết bị điện tử vào các thiết bị điện tử khác. Trong bảng điều khiển thực tế, có nhiều hay ít hiện tượng nhiễu điện từ, tức là, trò chuyện chéo giữa các tín hiệu liền kề. Kích thước trò chuyện này có liên quan đến khả năng phân phối và sự tự nhiên phân phối giữa các vòng. Để giải quyết sự can thiệp điện từ lẫn nhau giữa các tín hiệu có thể có:

♪ 5. Hãy chọn một độ rộng nhỏ bằng dây

Tác động của dòng điện tạm thời trên đường in chủ yếu là do tính tự nhiên của các dây in, và tính tự nhiên của nó phụ thuộc vào chiều dài của các dây in và tỉ lệ nghịch với chiều rộng. Do đó, việc sử dụng dây điện ngắn và rộng có lợi để ngăn cản sự nhiễu. Các dây tín hiệu của các dây đồng hồ và các tay đua xe buýt thường có những dòng chảy thoáng đãng lớn, và các dây in của chúng phải ngắn nhất có thể. Đối với các mạch riêng, độ rộng của dây in là 1.5mm để đáp ứng yêu cầu. cho những mạch tổng hợp, độ rộng chịu in được chọn giữa 0.2mm và 1.0mm.

Dùng một cấu trúc dây dẫn đường dây tic-tac-toe.

Phương pháp đặc biệt là đi đường dây ngang qua lớp đầu tiên của hệ thống dẫn điện. Bảng in PCB, và đường dây dọc trên lớp tiếp theo.