1. Viyatların parazitik kapasitesi
Kendi aracılığıyla yere parazit kapasitesi var. Eğer yolculuğun yeryüzündeki yeryüzündeki yeryüzündeki izolasyon deliğinin diametri D2'dir, yolculuğun elmesi D1'dir, PCB tahtasının kalınlığı T'dir ve tahta substratının dielektrik konstanti ε'dir, yolculuğun parazitik kapasitesi yaklaşık olarak:
C=1.41εTD1/(D2-D1)
Devre üzerindeki parazit kapasitesinin en önemli etkisi sinyalin yükselmesi ve devre hızını azaltmak. Örneğin, 50Mil kalıntısı olan PCB için, eğer 10 Mil iç bir diametriyle ve 20 Mil'in bir patlama diametriyle bir yol kullanılırsa ve patlama ve toprak bakır alanı arasındaki mesafe 32Mil olursa, yukarıdaki formülü kullanarak yaklaşılabiliriz Parazitik kapasitesi yaklaşık olarak: C=1,41x4.4x0.050x0.020/(0.032-0.020)=0.517pF, Kapacitansının bu parçasına sebep olan yükselme zamanı değişikliği: T10-90=2.2C(Z0/2)=2.2 x0.517x(55/2)=31.28ps. Bu değerlerden görülebilir ki, bir yol parazitik kapasitesinin etkisi a çık olmaması rağmen, eğer yol katlar arasında değiştirmek için kullanılırsa, tasarımcı hala dikkatli düşünmeli.
İkincisi, yolculuğun parasitik etkisi
Aynı şekilde, vialarla birlikte parazitik kapasiteler var. Yüksek hızlı dijital devrelerin tasarımında, Viyatların parasitik etkisinden sebep olan hasar parasitik kapasitenin etkisinden daha büyükdür. Parazitik seri indukatörü bypass kapasitörünün katkısını zayıflatır ve tüm güç sisteminin filtreleme etkisini zayıflatır. Sadece bu formülle bir yoldan parazit etkisini hesaplayabiliriz:
L=5.08h[ln(4h/d)+1] Bu aralığın induktansına bağlı olduğu yerde, h yolun uzunluğudur ve d orta deliğin diametridir. Formülden görülebilir ki, yolculuğun elmesinin induktans üzerinde küçük bir etkisi var ve yolculuğun uzunluğu induktans üzerinde en büyük etkisi var. Hâlâ yukarıdaki örnek kullanarak, yolculuğun induktansını: L=5.08x0.050[ln(4x0.050/0.010)+1]=1.015nH olarak hesaplanabilir. Eğer sinyalin yükselmesi zaman 1ns ise, eşit impedansı: XL=ÏL/T10-90=3.19Ω. Böyle impedans yüksek frekans akışları geçtiğinde artık ihmal edilemez. Elektrik uçağını ve yeryüzü uçağını bağladığında bypass kapasitörünün iki trafik üzerinden geçmesi gerektiğine özel dikkati çekilmeli, böylece vüyaların parazitik etkisi eksonensel olarak arttırılacak.
3. Yüksek hızlı PCB tasarımıyla
Yukarıdaki parazit özelliklerinin analizi üzerinde, yüksek hızlı PCB tasarımında, basit vialler genelde devre tasarımına büyük negatif etkiler getirir. Viyatların parasitik etkileri tarafından sebep olan negatif etkileri azaltmak için tasarımda böyle yapılabilir:
1. Parayı ve sinyal kalitesini düşünerek, boyutla mantıklı bir ölçü seçin. (Örneğin 6-10 katlar için)
Hafıza modulu PCB tasarımı için 10/20Mil (drilled/pad) viallarını kullanmak daha iyi. Yüksek yoğunlukta küçük boyutlu tahtalar için de 8/18Mil vias kullanmaya çalışabilirsiniz. Şimdiki teknik koşullarda, küçük vialları kullanmak zor. Güç ya da toprak vüyaları için, impedance düşürmek için büyük bir boyutlu kullanmayı düşünebilirsiniz.
2. Yukarıdaki konuştuğu iki formül, daha ince bir PCB kullanarak, çiftliklerin iki parazit parametrünü azaltmak için faydalı olduğuna karar verilebilir.
3. PCB tahtasında sinyal izlerinin katlarını değiştirmeye çalışın, yani gereksiz vialları kullanmayı deneyin.
4. Elektrik tasarımının ve toprakların çarpıştırılması gerekiyor. Şifreler ve çarpışların arasındaki önlemi mümkün olduğunca kısa olmalı, çünkü onlar
İşlenme artmasına yönlendir. Aynı zamanda, güç ve toprak liderleri, impedans düşürmek için mümkün olduğunca kalın olmalı.
5. Sinyal için en yakın dönüşü sağlamak için sinyal katının fırtınalarının yanına yerleştirin. PCB tahtasına büyük bir sürü kırmızı toprak tavanlarını bile koymak mümkün. Tabii ki tasarım fleksibil olmalı. Daha önce tartıştığı model aracılığı, her kattaki patlamalar olduğu durumda. Bazen bazı katların parçalarını düşürebiliriz ya da kaldırabiliriz. Özellikle vial yoğunluğu çok yüksek olduğunda, bakra katındaki dönüşü bölünen bir kırıklığın oluşturulmasına neden olabilir. Bu sorunu çözmek için, yolculuğun yerini hareket etmek üzere, aynı zamanda bakra katına yolu koymayı da düşünebiliriz. Patlama boyutu düşürüldü.
Soru: WORD dosyasından kopyalanan semboller neden normal PROTEL'de gösterilmez?
Cevap ver: SCH ortamında mısınız yoksa PCB ortamında mı? PCB ortamında gösterilmeyecek özel karakterler var çünkü sözler o zamanda rezerv edilmiştir.
Soru: Ağ adı liman adıyla aynı, PCB'de bağlanabilir mi?
Cevap: Evet, PROTEL birçok şekilde ağları oluşturabilir. Hiyerarşik diagramdaki liman limanı kullandığınız zaman, her devre diagram ı aynı NET adını kullanabilir ve ağ adı aynı olduğu için bağlanmayacaklar. Fakat lütfen güç limanı kullanmayın çünkü bu küresel.
Soru: PADS dosyasını PROTEL99SE'de indirdiğimde neden kapıt malzemesi değiştirildi?
Fu: Bu genellikle iki yazılım ve her versiyonun arasındaki farklılıklar yüzünden nedeniyor, genellikle sadece el ayarlaması.
Soru: Yang Daxia'ya sorabilir miyim: Neden Protel'deki özellikleri, elektrik lojik şematik diagram ını yazılım üzerinden Protel'e dönüşt ürdükten sonra değiştiremem? Eğer onu değiştirsem, ya gerçeksiz ya da tam gösterim özellikleri mi? Teşekkürler!
Kompleksi: Eğer her şeyi gösterirse, küresel bir düzenleme yapabilirsiniz ve yalnızca istediği bölümü gösterebilirsiniz.
Soru: Bakar takımının prensipleri nedir?
Kompleks: Bakar genelde güvenlik mesafetinizden 2 kat fazla yerleştirilmeli. Bu LAYOUT'un genel bilgisi." d: W4 k: b# W* G5 i) E
Soru: Potel DXP'nin otomatik düzenlemesinde bir gelişme var mı? Paketi inportasyonda şematik tasarımına göre otomatik olarak ayarlanabilir mi? b" _1n3 q7 J- V( Q8 N: w)
Re: PCB düzeni ve şematik düzeni mevcut olarak bağlı değildir. Bu yüzden Potel DXP otomatik düzenleme sırasında düzene uygun şekilde otomatik düzenlemez. (Üst diagrama göre kurulan komponent sınıfları, PCB düzeni, şematik diagram ına göre bağlanmasına yardım edebilir).
Soru: Sinyal integritet analizi için verileri nerede alabilirim?
Re: Protel yazılımı detaylı bir sinyal bütünlük analiz kitabı ile hazırlanmış.
Soru: Neden polis takıldı? Dosya ne kadar büyük? Bir yol var mı?
Kompleksi: Bakar plakası verilerin miktarı anlayabilir. Ama eğer çok büyükse, ayarlarınız bilimsiz olabilir.
0 B'f% H% `6 h
Q: Şematik diagram ının grafik sembollerini zoom yapabileceği bir yol var mı?
Re: Hayır.
Soru: PROTEL simülasyonu prensip gösterisi için kullanabilir ve detaylı bir model varsa iyi sonuçlar alınabilir.
Complex: PROTEL simülasyonu Spice modelleriyle tamamen uyumlu. Özgür Spice modelleri simulasyon için aygıt üreticilerinden alınabilir. PROTEL de modelleme metodlarını sağlar, profesyonel simülasyon bilgileri var ve etkili modelleri inşa edebilir.
Soru: 99SE'de Çin karakterlerini nasıl eklemek, Sinicization'den sonra birçok şey kayıp görünüyorsa! 3-28 14:17:0 Ama çok özellikleri eksik!
Belki de Çin versiyonu yanlış olabilir.
Soru: 2*4MM deliği ve 6MM dış diametri ile bir patlama nasıl yapılacak?
Kompleksi: Mekanik kattaki kare deliğin boyutunu marka et. Tablo yapıcısıyla özel ihtiyaçları iletişim kur.
Soru: Biliyorum, ama güç ve yer iç katına nasıl bağlanılacağım. Ağ masası varsa, 4 X*^ sorun yok! S. c / {
Complex: Ağ bağlantıları oluşturmak için sınıftan kullanın
Soru: 99se'de oval patlamasını nasıl yapacağımı sormak istiyorum. Devam patlama yöntemi tavsiye edilemez ve devre kurulu üreticileri mutlu değil. Bir sonraki versiyonda bu ayarlama öğelerini ekleyebilir miyim?
Kompleksi: Kütüphane komponentlerini inşa ederken, istekli patlama şeklini oluşturmak için patlama piksellerini kullanabilirsiniz. PCB tasarımı sırasında aynı ağ özellikleri vardır. Protel'i tavsiye edebiliriz.
Soru: Önceki prensip kütüphanesi ve PCB kütüphanesini özgür olarak nasıl alacağız
Cevap ver: O zaman WWW.PROTEL.COM'dan indirebilirsiniz.
Soru: Bakar çantasına nasıl (bakar çantası olmayan) mesaj yazacağını söyledim. Uzman, ilk yazıldığını, sonra bakra çarpıldığını, sonra sözler silildi. Ama denedim ve sözleri sildikten sonra sözler boş değildi. Bakar tarafından kaplanmış, uzmanlara hata yaptıklarını sorabilir miyim?
Re: Bu kelime, PROTEL99SE tarafından Çinliler'i yerleştirme yöntemini kullanmalı, sonra Çinliler kelimesini komponentten çıkarmalıdır, (çünkü bu bir komponent), güvenlik boşluğunu 1MIL'e koyun, sonra bakırı dökün ve sonra bakırı taşın. Programın polisi yeniden kapatıp NO'ya cevap vereceğini soracak.
Soru: Bir şematik diagram ı çizdiğinde komponentlerin pin sırası nedir?
Kompleksi: Şematik kütüphanesi inşa ettiğinde, seri numaraları, kopyaları, tercihleri ve benzer denklem fonksiyonu kontrol edebilecek güçlü bir kontrol fonksiyonu oluşturur. Ayrıca bir kez düzenli pinleri yerleştirmek için çizgi düzenleme fonksiyonu kullanabilirsiniz.
Soru: protel99se6 otomatik kablo edildikten sonra, bir sürü el düzeltmesi gereken bir blok yakınlarında karmaşık bir sürücük olacak. Bu sorunu nasıl kaçırmak?
Komponentü ağını mantıklı ayarlayın ve yolculuğu tekrar iyileştirin.
Soru: Bir resim çizmek için PROTEL kullandım ve tekrarlanan tekrarlamalardan sonra dosya boyutunun çok büyükdüğünü ve dışarı aktardan sonra çok daha küçük olduğunu buldum. Neden? Dosyayı düşürmenin başka yolları var mı?
Aslında, o zamanda PROTEL'in bakra saldırısı çizgilerin oluşturmasına neden oldu. Intelektuel özellik sorunları yüzünden, PADS'deki "su" fonksiyonu kullanılamaz, ama onun avantajı var, yani "ölü bakır" otomatik olarak silebilir. Dosya büyük olduğundan beri, WINZIP ile bastırabilirsiniz ve çok küçük olacak. Dosya teslim etkilemeyecek.
Soru: Affedersiniz: aynı kablo üzerinde, farklı parçalarını nasıl yapacağımız farklı dul ve sürekli ve güzel görünüyor? Teşekkürler!
Re: Otomatik olarak yapılamaz, buna ulaşmak için düzenleme yeteneklerini kullanabilirsiniz.
Liaohm dedi ki, bir devre alanı birkaç eşit parçaya nasıl bölünebilir?
Fanglin163 cevap verdi: Normal geometrik bilgi kullanın. EDA sadece bir araç.
Soru: Protel'de kullanılan HDL sıradan VHDL.
Protel PLD değil, Protel FPGA öyledir.
Soru: gözyaş damarı doldurduğundan sonra polis yatıyor. Bazen grisler tamamlanmayacak. Ne yapacağım?
Çünkü gözyaş damarını doldurarken s ıcak izolasyon bölgesini kurdunuz. Sadece güvenlik uzağına ve sıcak izolasyon bölgesine dikkat etmelisin. Ayrıca tamir edilebilir.
Q: Asimetrik patlama mümkün mü? Dönüşü sürükleyince, bağlantı çizgiler orijinal açıyı tutup birlikte sürükleyecek mi?
Kompleksi: Asymmetrik patlamalar oluşturulabilir. Dönüşü sürükleyince bağlantı çizgiler orijinal açıdan birlikte sürüklenemez.
Soru: Protel, günün sonuna ulaştığında yüksek sonlu EDA yazılımıyla aynı etkileri başarır mı?
Bu tasarımın bağlı.
Soru: Protel DXP'nin otomatik düzenleme etkisi orijinal ACCEL'in seviyesine ulaşabilir mi?
Re: Geçmişten daha kötü bir şey yok.
Q: Protel'in pld fonksiyonu popüler HDL dilini desteklemez mi?
Re: Protel PLD tarafından kullanılan Cupl dili de HDL dilidir. Sonraki versiyon direkt VHDL dilinde girebilir.
Q: PCB'deki 3D fonksiyonu için donanım ihtiyaçları nedir?
Complex: OpenGL. 1'i desteklemek gerekiyor.
Soru: Bilgisayara hızlı ve sıkı bir fiziksel tabak sürücüsünü nasıl koyacağız?
Re: En hızlı yol taramak, sonra BMP2PCB program ını film dosyasına dönüştürmek için kullanmak, sonra değiştirmek, fakat PCB doğruluğunuz 0.2MM üzerinde olmalı. BMP2PCB programı 21IC'de indirilebilir, devre tahtasınız başarılı olmak için kum kağıtları ile çok parlak olmalı.
Soru: PCB'yi doğrudan çizdiğinde devre bağlantısı için a ğ ismini nasıl belirleyecek?
Yeniden: Ağ düzenleme dialogu kutusunda ayarlayın.
Soru: Yapılmış verilerin açık gösterisi veya sembol işaretini nasıl yapılacağız?
Kompleks: Çıkışta seçenekler var, bu sürücü istatistikleri ve çeşitli açık sembolleri oluşturabilir.
Soru: Otomatik sürücü kilitleme fonksiyonu kullanmak kolay değil ve bazı sistemler yeniden dağıtılacak. Neler oluyor bilmiyorum.
Re: Son versiyonun böyle sorunları yok.
Soru: Birçok orijinal aygıtların genel dönüşünü nasıl
Çift: Bir kere dönüştürmek istediğiniz komponenti seçin.
Soru: Çin karakterlerini ekledikten sonra kazaları kullandığım p 99 versiyonu. Neden bu?
Re: D versiyonun sebebi olmalı.
Soru: PROTEL ile powpcb dosyasını nasıl açacak?
Re: Önce yeni bir PCB dosyası oluştur, sonra da ona ulaşmak için import fonksiyonunu kullanın.
Soru: GERBER dosyasını PROTEL99'dan nasıl import edilecek
Re: Protel PCB sadece kendi Gerber'i, Protel'in CAM'si Gerber'i başka biçimlerde import edebilir.
Soru: PCB izlerinin ince çizgilerini kalın çizgilere nasıl değiştirmek
Tekrar: Küresel düzenlemek için çift tıklayın. Eşleşme şartlarına dikkat et. Yeni çizgi genişliğine uyum sağlamak için kuralları değiştirin.
Q: Bütünleştirilmiş devre paketinde patlama boyutunu nasıl değiştirebilir? Eğer küresel olarak değiştirilirse nasıl ayarlayabilir?
Çiftleştir: Küresel düzenleme için tüm seçin
Q: Bütünleştirilmiş devre paketinde patlama boyutunu nasıl değiştirebilir?
Kompleksi: Kütüphanedeki integral devre paketinde patlama boyutunu, herkes bildiği gibi, PCB masasında da değiştirilebilir. (İlk olarak komponent özelliklerinde kilitle). "
Soru: PCB yaptığında komponent sembollerin bazı parçaları değiştirilebilir mi yoksa silebilir mi?
Complex: Komponent özelliklerindeki kilitleri kaldırın, PCB'deki komponenti düzenleyebilirsiniz ve kütüphanedeki komponenti etkilemeyeceksiniz.
Soru: Patlama toprak kablosu. Yer kapatıldıktan sonra, patlama ve toprak arasındaki bağlantının genişliğini nasıl ayarlayacağı
Kompleksi: Yeri sarmadan önce pad ile bağlantı yöntemini ayarlayın
Soru: Kaydedirken 99se proje format ına neden değiştirilmeli?