Yarı yönetici endüstrisinin hızlı gelişmesi ile, yüksek hızlı, yüksek fonksiyonlu, yüksek değerli paketli aygıtlar modern araba ses dizaynına uygulanır, özellikle de 200MHz'in elektronik navigasyon sistemlerinde frekansları olan yüksek hızlı DDR kullanımına, PCB tasarımcıları dalga formunun sonuçlarına ulaşmak için dizayn hedeflerini, SI ve elektromagnet araştırma kurallarını sağlamak için sıkı zamanlama uygulaması için gerekli.
Tasarım ihtiyaçlarının sıkılığına göre en önemli sinyal hatlarıyla başlayın:
CLK-Veri-Adresi/Komut
3. 5 CLK farklı sinyali silme metodu
DDR200'de kullanılan CLK farklı sinyali için dikkati noktaları böyle:
1. Farklı impedans 100 © olmalı.
2. Farklı çift CLK ve CLK# eşit uzunluğuyla bağlanmalı ama toplam uzunluğu çok uzun olmamalı.
Yani, CLK(A-B-C 1-D 1) = CLK(A-B-C1-D2) = CLK(A-B-C 2-D 3) = CLK(A-B-C2-D4) 3.6 DATA Grubun dönüştürme yöntemi.
PCB düzenlemesi için notlar böyle:
1. B ütün D A T A sinyallerin uzunluğu, N A V I-C P U'dan her D R A M'ye kadar başladığı sinyallerin uzunluğu aynı olmalı (yani A-B-C bölümü).
2. Eğer uzunluğu sürücüğün hatası aynı Bit sütunu ve her Bit grupu arasındaki hatasına göre kontrol edilebilir.
3.7 Adres/Komuta silme yöntemi
Adres/Komut grubunun seçilen düzenleme topoloji işaretlendirildir. Dönüş dikkati noktaları şöyle:
1. Toplam sürücü uzunluğu (A-B-C-D) uzunluğu eşittir ve CLK ile uzunluğu bir menzil içinde kontrol edilir.
2. Bölüm D (D1, D2, D3, D4) eşit uzunluğu olmalı.
3. 8 Eğer uzunluğu dönüştürme yöntemi tasarlama yöntemi
DATA grupu, Adres/Komut Grubu, vb. gibi a ğ kablelerin eşit uzunluğu kontrolünü elde etmek için, bir kurve (ya da doğru açık satır) düzenleme metodu kullanılabilir. Ancak eğer eğer eğer eğer eğerin uzunluğu çok uzun veya eğri arasındaki DM genişliği çok kısa olursa, sinyalin geçirmesi, elektromagnetik alanların bağlantısı arasındaki bağlantı yüzünden beklenen zamandan kısa olacak ve sinyal alınan sonuna önceden önce gönderilecek, eşsiz sinyal transmisinin parçası nedeniyle.
3. 9 Elektrik tasarımı ve toprak silme yöntemi
DDR200 tarafından kullanılan güç sağlığı 2,5V, 3.3V, Vref, Vtt, etc.
1. Vref girdi buferi için referans voltaj olarak kullanılır ve diğer sinyallerden sesi kaçırmalıdır. Aynı katın sinyallerinin ve yakın üst ve aşağı katların arasındaki bağlantıya dikkat edin. Ayrıca Vtt (terminal voltaj) ile birbirindeki araştırmalarından kaçın. Özellikle de bu örneğin laminatlı yapısında, üçüncü katı CLK çizgiyle birleşme etkisine dikkat vermelidir.
2. Vtt'in fırlatma impedansını azaltmak için ve mümkün olduğunca kadar fırlatma genişliğini arttırmak için güç yüzeyi yerleştirmek öneriliyor.
4 Sonuç
Bu metin, DDR200'nin çalışma prensipine dayanan ekipmanın yüksek performansını anlamak için PCB tasarım yöntemini tanıtır. Bugünlerde, DDR2 ve DDR3 yüksek hızlı dijital devrelerde ortaya çıktı. Umarım tasarlama fikirleri ve hızlı sinyal düzenleme metodları tasarımınıza yardımcı olabilir.