Yüksek hızlı PCB'lerin neden eşit uzunluğu düzenlemesi gerekiyor? Yüksek hızlı sinyallerin etkileyici kuruluş ve tutuklama penceresi relatively küçük. Veri ve kontrol sinyallerini etkili pencerede tutmak için veri, saat veya veri arasındaki izler uzunluğunda ve kontrol sinyalleri arasında fark çok küçük. Zaman gecikmesini hesaplayarak özel mümkün değişiklik elde edilebilir. Aslında, genelde, sonraki mantıklı sinyaller ayarlama zamanına uygulamalı ve zamanını tutmalı ve belli bir sınır olmalı. Bu durum yerine geldiği sürece sinyal uzunluğunda kesinlikle eşit olmayabilir. Ancak, gerçek durum, yüksek hızlı sinyaller (DDR2, DDR3, FSB gibi), zamanlama tasarım sırasında ayarlama zamanının uygulaması ve zamanının gerekçelerini tutması mümkün değil (iç sürücü ve kapasitesinin dahil çok fazla etkileyici faktörler var). Yükleme tarafından sebep olan gecikme farkı düşünmeli, hesaplama aracılığıyla gerçek değeri tahmin etmek zor, kontrol edilebilir gecikme cihazı çip içerisinde ayarlanmalıdır (gecikme kayıt tarafından kontrol ediliyor), sonra kayıt değeri farklı gecikme denemek için taranmalıdır. Ve sinyali izleyerek (dalga formuna doğrudan bakın, ayarlama ve tutma zamanı ölçüleyin) ayarlama zamanını yerine getirmek için gecikme değerini belirleyerek ve zaman ihtiyaçlarını tutmak için. Yine de aynı sinyal türü genellikle sadece bir ya da bir kaç sinyal çizgilerinden izlenir. Bütün sinyalleri zamanlama ihtiyaçlarına uygulamak için aynı tür sinyal çizgilerin uzunluğunda kesinlikle eşit olduğunu belirtmek gerekir.
Yukarıdaki hızlı paralel sinyal. Yüksek hızlı seri sinyalleri için, saat ve seri verileri de ayarlama ve zamanın ihtiyaçlarına uygulamalı. Bu yüzden uzunluğu da kontrol edilmeli. Bazı yüksek hızlı seri sinyalleri bir saat olsa da, bu saat verileri kapatmak için kullanılmaz, ama düşük frekans ile referans saat kullanılmaz. Sonra çoklu kanallar arasındaki veri, saat ve veri bozulması daha kolay olabilir ve kesinlikle beklemeye gerek yok. Uzun, çünkü alıcı çip her kanalın başlangıç parçasını doğru bulabilir ve verileri kilitlemek için PLL frekanslarını çarpma ve faz değişikliğini kullanabilir. Örneğin, TMDS sinyalleri için seri verilerin farklı çifti uzunluğunda kesinlikle eşit olmalı, fakat verilerin arasındaki çifti saat döngüsünün %20 ile rahatlanmış. Ancak, gereksiz sorunlardan kaçınmak için, genelde konuşmak için TMDS ve PCI-E gibi seri sinyalleri kanallar arasında eşit uzunluğu olmalı, fakat sağlayabilen dönüşün, 200ps veya daha fazla gibi relativ büyük olabilir.
Fabrika Çin'de bulundu. On yıldır, Shenzhen dünyanın elektronik araştırma ve üretim merkezi olarak bilinir. PCB fabrikasımız ve web sitemiz Çin hükümeti tarafından onaylandı, bu yüzden orta adamları atlayıp web sitemizde ürünleri güvenle satın alabilirsiniz. Çünkü biz direk bir fabrikayız, bu yüzden eski müşterilerimizin yüzde 100'sinin iPCB'de satın almaya devam etmesinin sebebi.En az bir şartsız şartları bizden 1 PCB kadar sipariş edebilirsiniz. Gerçekten parayı kurtarmamıza gerek yok şeyleri almanızı zorlamayacağız.En zamanlı şekilde ödemenizden önce özgür DFMB, Tüm emirlerin iyi eğitimli profesyonel ve teknik personel tarafından özgür mühendislik belgeleri inceleme hizmetlerini alacak.