Daha sonra saat devrelerinin PCB tasarımının temel zamanlama parametrelerinin bir tanıtıdır:
Zamanlama ile ilgili bazı parametreler Tco, bufer gecikmesi, ayarlama zamanı, ayarlama zamanı, ayarlama zamanı margini, zamanı margini tutmak, propagasyon gecikmesi, maksimum/minimal uçuş zamanı ve saat çarpması.
1: Tco ve buffer gecikmesi
Buffer gecikmesi, geçerli voltaj çıkışına ulaşmak için bir sinyal bufferden geçmesi için gereken zamanını anlatır. Buffer gecikme artı dijital devre IC'nin içindeki mantıklı gecikme Tco'dur. Tco ayrıca saat başlangıcından beri cihazdaki bütün gecikmelerin toplamını etkili veri çıkış cihazına gösteriyor. Tco'yu belirlemek için dijital devre IC çıkışının sonuna doğrudan bağlanılabilir ve sonra yükündeki sinyal voltaj (Ums) zamanı belirli bir seviye ulaşmak için (genellikle sinyal yüksek seviyeden yarısı). En yaygın yük 50Ω direktörü veya 30pF kapasitörüdür. Tco ve buffer gecikmesi.
2: Ayarlama zamanı, zamanı bekleyin, zaman margini ayarlayın ve zaman margini tutun
Yapılandırma zamanı ve tutma zamanı verilerin giriş sürediğini daha önce ve sonra, saat kenarı tetikleyicisinin alınan sonu kapağında karakter eder. Bu iki zamanlama parametri alıcının özellikleriyle bağlı. Saat kenarı etkinleştirilmeden önce, veri bir süre boyunca bulunmalıdır. Bu, aygıt tarafından gerekli ayarlama zamanı; bu da, bir süre boyunca veri var. ve saat kenarı etkinleştikten sonra, veriler stabil okumak için bir süre boyunca tutulmalıdır. Bu aygıt tarafından gerekli tutuklama zamanıdır. Eğer saat kenarı tetiğinden önce ve sonrasında veri sinyalinin uzunluğu ayarlama zamanını ve tutma zamanını respectively aştıysa, aşırıdaki komponentleri ayarlama zamanı margini ve tutma zamanı margini olarak adlandırılır. Her aygıt için gerekli zaman parametreleri ayarlama ve tutma genellikle aygıt elçisinde bulunabilir. Tasarımlandırdığında, ayarlama zamanı sınırı ve tutuklama zamanı sınırı, sistemin dış ortamda sınırlı değişikliklerin durumu altında normalde çalıştığını sağlamak için mümkün olduğunca arttırılmalı.
3: Yükselme gecikmesi ve uçuş saati
İletim hattındaki sinyalin geçirmesi, sadece sinyal ve hattın uzunluğuna bağlı olan yayılma gecikmesi denir. Uçuş zamanı, en az uçuş zamanı ve en az uçuş zamanı dahil ediyor. Maksimum uçuş zamanı da son stabil gecikme olarak adlandırılır ve en az uçuş zamanı en erken değiştirme gecikme olarak adlandırılır.
4: Saat kaçırma ve saat kaçırma
Pratik içinde, PCB saat sinyali sık sık ideal bir sinyal olmak imkansızdır ve sık sık sık sık sık oluşur. Saat kaçırması iki saat döngüsü arasındaki farkı anlamına gelir. Saat içerisinde oluşturulmuş ve rotasyonunla ilgisi yok. Bir saat oscillatöründe dört ses kaynağının süper pozisyonu nedeniyor:
1: Kristal kendisi tarafından yayılan ses. Her dirençli aygıt gibi, iç elektronlar tesadüf hareketi yüzünden kristal sıcak sesi yayacak;
2: Kristal'ın her mekanik vibraciyle veya rahatsız edilmesinden sebep olan ses;
3: Kendi gürültücünün sesi, amplifikatörün sesi genellikle kristalin sıcak gürültüsünden ve mekanik gürültüsünden daha büyükdür.
4: Güç sağlama sesi. Güç temsilcisine bağlanmış herhangi bir ses saat oscillatörünün içindeki amplifikatöre girecek ve güç temsilcisinin sesi amplifikatörü tarafından genişletildikten sonra birçok çarpışma sebebi olacak. Güç sağlama sesi çözmek zor. Eğer bir oscillatörün çıkışı büyük bir güç tasarımının sesi varsa, güç tasarımın bağışlanması çok fakir olduğunu söylüyor. Rasgele gürültü kaynağı yüzünden sebep olan saat çöplüğü çok zararlı, ve güç sağlama sesi yüzünden sebep olan saat çöplüğü sürekli değişikliklere sebep olabilir. Saat çubuğu üç yöntemle ölçülebilir: spektrum analizi, doğrudan faz ölçü ve farklı faz ölçü. En basit ölçüm metodu farklı faz ölçümlerini kullanmak. Saat skew, saat buferinin çoklu çıkışları arasında olan iki kimlik sistem saat arasındaki skew ve PCB izleri hataları yüzünden saat sinyalleri ve sürücü sonu arasındaki farklılığı anlatır. Offset. Bu faktörlerin etkisi zamanlama tasarımında düşünmeli. PCB tasarladığında, verilerin doğru yayılmasını ve alınmasını sağlamak için, tüm zamanlama parametreleri tamamen hesaplanmalı, uygun topoloji yapısı seçilmeli, uygun uyuşturma sonuçlaması ve diğer ayarlar, zamanlama sıralamasına sebep olan araştırmaları azaltmak için kabul edilmeli, Sistem tarafından gereken ayarlama zamanının sınırını ve tutuklama zamanının sınırını tatmin ederken.